仅对英特尔可见 — GUID: lue1693936908929
Ixiasoft
2.2.2.1. 实现一个包含400G硬核IP和FHT的200GbE-4接口
2.2.2.2. 实现一个包含400G硬核IP和FHT的200GbE-2接口
2.2.2.3. 实现一个包含400G硬核IP和FHT的100GbE-1接口
2.2.2.4. 实现一个包含400G硬核IP和FGT的100GbE-4接口
2.2.2.5. 实现一个包含200G硬核IP和FGT的10GbE-1接口
2.2.2.6. 实现三个包含400G硬核IP和FHT的25GbE-1接口
2.2.2.7. 实现包含400G硬核IP和FHT的一个50GbE-1和两个25GbE-1接口
2.2.2.8. 实现包含400G硬核IP和FHT的一个100GbE-1和两个25GbE-1接口
2.2.2.9. 实现包含400G硬核IP和FHT的两个100GbE-1和一个25GbE-1接口
2.2.2.10. 实现包含400G硬核IP和FHT的100GbE-1、100GbE-2和50GbE-1接口
3.1. F-Tile PMA/FEC Direct PHY Intel® FPGA IP概述
3.2. 使用F-Tile PMA/FEC Direct PHY Intel® FPGA IP进行设计
3.3. 配置IP
3.4. 信号和端口参考
3.5. PMA和FEC模式PHY TX和RX数据路径的比特映射
3.6. 时钟
3.7. 自定义节奏生成端口和逻辑(Custom Cadence Generation Ports and Logic)
3.8. 置位复位(Asserting Reset)
3.9. 绑定实现(Bonding Implementation)
3.10. 独立端口配置
3.11. 配置寄存器
3.12. 可配置的Intel Quartus Prime软件设置
3.13. 配置F-Tile PMA/FEC Direct PHY Intel® FPGA IP用于硬件测试
3.14. 使用 Avalon® 存储器映射接口的硬件配置
5.1. 实现F-Tile PMA/FEC Direct PHY设计
5.2. 例化F-Tile PMA/FEC Direct PHY Intel® FPGA IP
5.3. 在F-Tile PMA/FEC Direct PHY Intel® FPGA IP中实现一个RS-FEC Direct设计
5.4. 例化F-Tile Reference and System PLL Clocks Intel® FPGA IP
5.5. 使能自定义节奏生成端口和逻辑(Enabling Custom Cadence Generation Ports and Logic)
5.6. 连接F-Tile PMA/FEC Direct PHY设计IP
5.7. 仿真F-Tile PMA/FEC Direct PHY设计
5.8. F-Tile接口规划
仅对英特尔可见 — GUID: lue1693936908929
Ixiasoft
7.2.8. 检查FEC统计数据
当您在IP参数编辑器中使能RS-FEC选项时,您可以查看FEC统计数据。若要在Transceiver Toolkit中查看FEC统计数据,请转到Toolkit Parameters选项卡,然后检查CWBIN Counter窗格。
FEC统计数据如下所示:
- Corrected Codewords A/B表示被FEC逻辑纠正的码字。
- Uncorrected A/B表示未被FEC逻辑纠正的码字。
- Total Error free Codewords A/B表示接收到FEC码字无任何错误。
- hard_cwbin1_A/B表示接收到FEC码字有1个错误。
- hard_cwbin2_A/B表示接收到FEC码字有2个错误。
- hard_cwbin3_A/B表示接收到FEC码字有3个错误,以此类推,直到hard_cwbin15_A/B表示接收到FEC码字有15个错误。
对于8和16通道设计,两个FEC码字A和B是并行接收的。A和B码字的计数是分别进行的。
对于8通道设计:A码字的统计数据是在偶数FEC core的第一个通道条目中报告的,B码字的统计数据是在奇数FEC core的第一个通道条目中报告的。
对于16通道设计:A码字的统计数据是在FEC core 0中的第一个通道条目中报告的,B码字的统计数据是在FEC core 2中的第一个通道条目中报告的。
图 136. FEC统计数据结果窗口