仅对英特尔可见 — GUID: lfn1616520707978
Ixiasoft
2.2.2.1. 实现一个包含400G硬核IP和FHT的200GbE-4接口
2.2.2.2. 实现一个包含400G硬核IP和FHT的200GbE-2接口
2.2.2.3. 实现一个包含400G硬核IP和FHT的100GbE-1接口
2.2.2.4. 实现一个包含400G硬核IP和FGT的100GbE-4接口
2.2.2.5. 实现一个包含200G硬核IP和FGT的10GbE-1接口
2.2.2.6. 实现三个包含400G硬核IP和FHT的25GbE-1接口
2.2.2.7. 实现包含400G硬核IP和FHT的一个50GbE-1和两个25GbE-1接口
2.2.2.8. 实现包含400G硬核IP和FHT的一个100GbE-1和两个25GbE-1接口
2.2.2.9. 实现包含400G硬核IP和FHT的两个100GbE-1和一个25GbE-1接口
2.2.2.10. 实现包含400G硬核IP和FHT的100GbE-1、100GbE-2和50GbE-1接口
3.1. F-Tile PMA/FEC Direct PHY Intel® FPGA IP概述
3.2. 使用F-Tile PMA/FEC Direct PHY Intel® FPGA IP进行设计
3.3. 配置IP
3.4. 信号和端口参考
3.5. PMA和FEC模式PHY TX和RX数据路径的比特映射
3.6. 时钟
3.7. 自定义节奏生成端口和逻辑(Custom Cadence Generation Ports and Logic)
3.8. 置位复位(Asserting Reset)
3.9. 绑定实现(Bonding Implementation)
3.10. 独立端口配置
3.11. 配置寄存器
3.12. 可配置的Intel Quartus Prime软件设置
3.13. 配置F-Tile PMA/FEC Direct PHY Intel® FPGA IP用于硬件测试
3.14. 使用 Avalon® 存储器映射接口的硬件配置
5.1. 实现F-Tile PMA/FEC Direct PHY设计
5.2. 例化F-Tile PMA/FEC Direct PHY Intel® FPGA IP
5.3. 在F-Tile PMA/FEC Direct PHY Intel® FPGA IP中实现一个RS-FEC Direct设计
5.4. 例化F-Tile Reference and System PLL Clocks Intel® FPGA IP
5.5. 使能自定义节奏生成端口和逻辑(Enabling Custom Cadence Generation Ports and Logic)
5.6. 连接F-Tile PMA/FEC Direct PHY设计IP
5.7. 仿真F-Tile PMA/FEC Direct PHY设计
5.8. F-Tile接口规划
仅对英特尔可见 — GUID: lfn1616520707978
Ixiasoft
3.4.2. TX和RX参考时钟和时钟输出接口信号
信号名称 | 时钟域/复位 | 方向 | 说明 |
---|---|---|---|
rx_clkout [(N*X)-1:0] rx_clkout2 [(N*X)-1:0]] tx_clkout [(N*X)-1:0] tx_clkout2 [(N*X)-1:0] |
N/A | 输出 | 请参考时钟端口
注:
建议始终使用bit[0]来驱动tx_coreclkin[N*X-1:0]和 rx_coreclkin[N*X-1:0]。当X大于1时,bit [((n+1)*X)-1: (n*X)+1]没有有效的输出并且不得被使用。
例如,当PMA width = 64, X = 2:
|
tx_coreclkin [N*X-1:0] | N/A | 输入 | FPGA内核时钟。驱动TX FIFO的写一侧。 |
rx_coreclkin [N*X-1:0] | N/A | 输入 | FPGA内核时钟。驱动RX FIFO的读一侧。 |
tx_pll_refclk_link [N-1:0] 26
注: 当Enable TX FGT PLL cascade mode使能时,此信号是单一比特。
|
N/A | 输入 | 这既不是物理管脚也不是逻辑管脚。您可以将此信号连接到F-Tile Reference and System PLL Clocks Intel® FPGA IP的<out_refclk_fgt_<X>>端口 27。 |
rx_cdr_refclk_link [N-1:0]
注: 当Enable TX FGT PLL cascade mode使能时,此信号不可用。
|
N/A | 输入 | 这既不是物理管脚也不是逻辑管脚。您可以将此信号连接到F-Tile Reference and System PLL Clocks Intel® FPGA IP的<out_refclk_fgt_<X>>端口27。 |
system_pll_clk_link | N/A | 输入 | 这既不是物理管脚也不是逻辑管脚。您可以将此信号连接到F-Tile Reference and System PLL Clocks Intel® FPGA IP的<out_systempll_clk_0>端口27。 |
tx_pll_locked [N-1:0] | 异步 | 输出 | FGT和FHT到PPM阈值状态信号内的参考时钟的TX PLL锁定信号。1’b1 = locked。1’b0 = not locked。 |
rx_cdr_divclk_link0 | N/A | 输出 | FGT CDR分频时钟的时钟输出。此信号用于CPRI。F-tile总共包含两个这样的管脚。此端口既不是物理管脚也不是逻辑管脚。如果您使能此端口,那么您必须将系统副本数设置为 1。此端口必须连接到F-Tile Reference and System PLL Clocks Intel® FPGA IP的out_cdrclk端口。此端口无法在一个包括主PLL配置的四元组(quad)中使能27。FHT不支持此信号。 |
26 以"_link"结尾的端口必须连接到F-Tile Reference and System PLL Clocks Intel® FPGA IP。这些端口不能被仿真。
27 请参考F-Tile Reference and System PLL Clocks Intel FPGA IP使用的指导原则来了解参考时钟和系统PLL使用情况。