F-Tile体系结构和PMA和FEC Direct PHY IP用户指南

ID 683872
日期 1/24/2024
Public
文档目录

3.4.2. TX和RX参考时钟和时钟输出接口信号

表 45.  TX和RX参考时钟和时钟输出接口信号请参考定义端口和信号参考中接口端口的比特的变量来了解关于变量的定义。
信号名称 时钟域/复位 方向 说明

rx_clkout [(N*X)-1:0]

rx_clkout2 [(N*X)-1:0]]

tx_clkout [(N*X)-1:0]

tx_clkout2 [(N*X)-1:0]

N/A 输出 请参考时钟端口
注:

建议始终使用bit[0]来驱动tx_coreclkin[N*X-1:0] rx_coreclkin[N*X-1:0]。当X大于1时,bit [((n+1)*X)-1: (n*X)+1]没有有效的输出并且不得被使用。

例如,当PMA width = 64, X = 2:
  • 如果N=1,那么n=0: bit 1没有有效的输出并且不得被使用。
  • 如果N=8那么n=0 to 7: bits 1, 3, 5, 7, 9, 11, 13, 15没有有效的输出并且不得被使用。
当PMA width = 128, X = 4:
  • 如果N=1,那么n=0: bits 1, 2, 3没有有效的输出并且不得被使用。
  • 如果N=4,那么n=0 to 3: bits 1, 2, 3, 5, 6, 7, 9, 10, 11, 13, 14, 15没有有效的输出并且不得被使用。
tx_coreclkin [N*X-1:0] N/A 输入 FPGA内核时钟。驱动TX FIFO的写一侧。
rx_coreclkin [N*X-1:0] N/A 输入 FPGA内核时钟。驱动RX FIFO的读一侧。
tx_pll_refclk_link [N-1:0] 26
注:Enable TX FGT PLL cascade mode使能时,此信号是单一比特。
N/A 输入 这既不是物理管脚也不是逻辑管脚。您可以将此信号连接到F-Tile Reference and System PLL Clocks Intel® FPGA IP的<out_refclk_fgt_<X>>端口 27
rx_cdr_refclk_link [N-1:0]
注:Enable TX FGT PLL cascade mode使能时,此信号不可用。
N/A 输入 这既不是物理管脚也不是逻辑管脚。您可以将此信号连接到F-Tile Reference and System PLL Clocks Intel® FPGA IP的<out_refclk_fgt_<X>>端口27
system_pll_clk_link N/A 输入 这既不是物理管脚也不是逻辑管脚。您可以将此信号连接到F-Tile Reference and System PLL Clocks Intel® FPGA IP的<out_systempll_clk_0>端口27
tx_pll_locked [N-1:0] 异步 输出 FGT和FHT到PPM阈值状态信号内的参考时钟的TX PLL锁定信号。1’b1 = locked。1’b0 = not locked。
rx_cdr_divclk_link0 N/A 输出 FGT CDR分频时钟的时钟输出。此信号用于CPRI。F-tile总共包含两个这样的管脚。此端口既不是物理管脚也不是逻辑管脚。如果您使能此端口,那么您必须将系统副本数设置为 1。此端口必须连接到F-Tile Reference and System PLL Clocks Intel® FPGA IPout_cdrclk端口。此端口无法在一个包括主PLL配置的四元组(quad)中使能27。FHT不支持此信号。
26 以"_link"结尾的端口必须连接到F-Tile Reference and System PLL Clocks Intel® FPGA IP。这些端口不能被仿真。
27 请参考F-Tile Reference and System PLL Clocks Intel FPGA IP使用的指导原则来了解参考时钟和系统PLL使用情况。