仅对英特尔可见 — GUID: ybv1602704955331
Ixiasoft
2.2.2.1. 实现一个包含400G硬核IP和FHT的200GbE-4接口
2.2.2.2. 实现一个包含400G硬核IP和FHT的200GbE-2接口
2.2.2.3. 实现一个包含400G硬核IP和FHT的100GbE-1接口
2.2.2.4. 实现一个包含400G硬核IP和FGT的100GbE-4接口
2.2.2.5. 实现一个包含200G硬核IP和FGT的10GbE-1接口
2.2.2.6. 实现三个包含400G硬核IP和FHT的25GbE-1接口
2.2.2.7. 实现包含400G硬核IP和FHT的一个50GbE-1和两个25GbE-1接口
2.2.2.8. 实现包含400G硬核IP和FHT的一个100GbE-1和两个25GbE-1接口
2.2.2.9. 实现包含400G硬核IP和FHT的两个100GbE-1和一个25GbE-1接口
2.2.2.10. 实现包含400G硬核IP和FHT的100GbE-1、100GbE-2和50GbE-1接口
3.1. F-Tile PMA/FEC Direct PHY Intel® FPGA IP概述
3.2. 使用F-Tile PMA/FEC Direct PHY Intel® FPGA IP进行设计
3.3. 配置IP
3.4. 信号和端口参考
3.5. PMA和FEC模式PHY TX和RX数据路径的比特映射
3.6. 时钟
3.7. 自定义节奏生成端口和逻辑(Custom Cadence Generation Ports and Logic)
3.8. 置位复位(Asserting Reset)
3.9. 绑定实现(Bonding Implementation)
3.10. 独立端口配置
3.11. 配置寄存器
3.12. 可配置的Intel Quartus Prime软件设置
3.13. 配置F-Tile PMA/FEC Direct PHY Intel® FPGA IP用于硬件测试
3.14. 使用 Avalon® 存储器映射接口的硬件配置
5.1. 实现F-Tile PMA/FEC Direct PHY设计
5.2. 例化F-Tile PMA/FEC Direct PHY Intel® FPGA IP
5.3. 在F-Tile PMA/FEC Direct PHY Intel® FPGA IP中实现一个RS-FEC Direct设计
5.4. 例化F-Tile Reference and System PLL Clocks Intel® FPGA IP
5.5. 使能自定义节奏生成端口和逻辑(Enabling Custom Cadence Generation Ports and Logic)
5.6. 连接F-Tile PMA/FEC Direct PHY设计IP
5.7. 仿真F-Tile PMA/FEC Direct PHY设计
5.8. F-Tile接口规划
仅对英特尔可见 — GUID: ybv1602704955331
Ixiasoft
2.3.2.4. FGT PMA环回模式
PHY包含跨PHY接口用于BIST的多个并行、串行数据和时钟环回。这些环回为多个PHY配置提供支持。
图 48. FGT PMA环回模式IP参数编辑器当前不支持环回模式。请使用寄存器设置来指定环回模式。
- A. PMA-Transmitter-to-Receiver内部串行环回: 将发送器预驱动器差分I/O信号环回到接收器均衡器的中点。内部串行环回路径将CDR设置为从串行器的恢复数据,而不是从接收器串行输入管脚的恢复数据。发送器缓冲器正常发送数据,但内部串行环回在缓冲器之前获取数据。它完全在PMA中实现,不需要串行路径上的任何连接器。
- B. PMA-Transmitter-to-Receiver数字并行环回:从PMA发送通道64比特数据端口到接收通道64比特数据端口的并行环回。在数字并行环回路径中,发送器的并行数据流作为接收器的并行数据输入流被环回。
- C. PMA-Receiver-to-Transmitter反向并行环回:从PMA接收通道64比特数据端口到发送通道64比特数据端口的并行环回。反向并行环回路径将发送器缓冲器设置为发送直接从CDR恢复数据馈送的数据。从一个外部仪器,数据被馈送到接收器缓冲器,并且接收器的解串行并行数据流作为发送器的并行数据输入流被环回。