仅对英特尔可见 — GUID: aqw1615488639421
Ixiasoft
2.2.2.1. 实现一个包含400G硬核IP和FHT的200GbE-4接口
2.2.2.2. 实现一个包含400G硬核IP和FHT的200GbE-2接口
2.2.2.3. 实现一个包含400G硬核IP和FHT的100GbE-1接口
2.2.2.4. 实现一个包含400G硬核IP和FGT的100GbE-4接口
2.2.2.5. 实现一个包含200G硬核IP和FGT的10GbE-1接口
2.2.2.6. 实现三个包含400G硬核IP和FHT的25GbE-1接口
2.2.2.7. 实现包含400G硬核IP和FHT的一个50GbE-1和两个25GbE-1接口
2.2.2.8. 实现包含400G硬核IP和FHT的一个100GbE-1和两个25GbE-1接口
2.2.2.9. 实现包含400G硬核IP和FHT的两个100GbE-1和一个25GbE-1接口
2.2.2.10. 实现包含400G硬核IP和FHT的100GbE-1、100GbE-2和50GbE-1接口
3.1. F-Tile PMA/FEC Direct PHY Intel® FPGA IP概述
3.2. 使用F-Tile PMA/FEC Direct PHY Intel® FPGA IP进行设计
3.3. 配置IP
3.4. 信号和端口参考
3.5. PMA和FEC模式PHY TX和RX数据路径的比特映射
3.6. 时钟
3.7. 自定义节奏生成端口和逻辑(Custom Cadence Generation Ports and Logic)
3.8. 置位复位(Asserting Reset)
3.9. 绑定实现(Bonding Implementation)
3.10. 独立端口配置
3.11. 配置寄存器
3.12. 可配置的Intel Quartus Prime软件设置
3.13. 配置F-Tile PMA/FEC Direct PHY Intel® FPGA IP用于硬件测试
3.14. 使用 Avalon® 存储器映射接口的硬件配置
5.1. 实现F-Tile PMA/FEC Direct PHY设计
5.2. 例化F-Tile PMA/FEC Direct PHY Intel® FPGA IP
5.3. 在F-Tile PMA/FEC Direct PHY Intel® FPGA IP中实现一个RS-FEC Direct设计
5.4. 例化F-Tile Reference and System PLL Clocks Intel® FPGA IP
5.5. 使能自定义节奏生成端口和逻辑(Enabling Custom Cadence Generation Ports and Logic)
5.6. 连接F-Tile PMA/FEC Direct PHY设计IP
5.7. 仿真F-Tile PMA/FEC Direct PHY设计
5.8. F-Tile接口规划
仅对英特尔可见 — GUID: aqw1615488639421
Ixiasoft
3.3.3.1. RX FGT PMA接口选项
图 67. 参数编辑器中的RX FGT PMA接口选项
参数 | 值 | 说明 |
---|---|---|
RX FGT PMA Parameters | ||
RX PMA interface FIFO mode | Register Elastic |
选择RX PMA Interface FIFO模式。默认值为Elastic。 |
Enable rx_pmaif_fifo_empty port | On/Off | 使能用于指示RX PMA Interface FIFO的空状态的端口。默认值为Off。 |
Enable rx_pmaif_fifo_pempty port | On/Off | 使能用于指示RX PMA Interface FIFO的部分空状态的端口。默认值为Off。 |
Enable rx_pmaif_fifo_pfull port | On/Off | 使能用于指示RX PMA Interface FIFO的部分满状态的端口。默认值为Off。 |
RX Core Interface Parameters | ||
RX core interface FIFO mode | Phase compensation Elastic |
指定RX Core Interface FIFO的模式。默认值为Phase Compensation。 |
Enable RX double width transfer | On/Off | 使能双宽度RX数据传输模式。在此模式下,可通过半速率时钟对内核逻辑提供时钟。默认值为On。 |
RX core interface FIFO partially full threshold | 10 | 指定RX Core Interface FIFO的部分满阈值(partially full threshold)。默认值为10。 |
RX core interface FIFO partially empty threshold | 2 | 指定RX Core Interface FIFO的部分空阈值(partially empty threshold)。默认值为2。 |
Enable rx_fifo_full port | On/Off | 使能可选的rx_fifo_full状态输出端口。当RX core FIFO已达到满阈值时,此信号进行指示。此信号与rx_clkout同步。默认值为Off。 |
Enable rx_fifo_empty port | On/Off | 使能可选的rx_fifo_empty状态输出端口。当RX core FIFO已达到空阈值时,此信号进行指示。此信号与rx_clkout同步。默认值为Off。 |
Enable rx_fifo_pfull port | On/Off | 使能可选的rx_fifo_pfull状态输出端口。当RX core FIFO已达到指定的部分满阈值时,此信号进行指示。默认值为Off。 |
Enable rx_fifo_pempty port | On/Off | 使能可选的rx_fifo_pempty状态输出端口。当RX core FIFO已达到指定的部分空阈值时,此信号进行指示。默认值为Off。 |
Enable rx_fifo_rd_en port | On/Off | 使能可选的rx_fifo_rd_en控制输入端口。此端口用于Elastic FIFO模式。置位此信号可使能对 RX core FIFO的读取。当使用Elastic FIFO时,您必须使能此读使能(read enable)。默认值为Off。 |
RX Clock Options | ||
Selected rx_clkout clock source | Word Clock Bond Clock User Clock 1 User Clock 2 Sys PLL Clock Sys PLL Clock Div2 |
指定rx_clkout输出端口源。默认值为Sys PLL Clock Div2。 |
Frequency of rx_clkout | Output | 根据rx_clkout源选择显示rx_clkout频率(MHz)。 |
Enable rx_clkout2 port | On/Off | 使能可选的rx_clkout2输出时钟。默认值为Off。 |
Selected rx_clkout2 clock source | Word Clock Bond Clock User Clock 1 User Clock 2 Sys PLL Clock Sys PLL Clock Div2 |
指定rx_clkout2输出端口源。默认值为Word Clock。 |
rx_clkout2 clock div by | 1, 2 | 选择将rx_clkout2输出端口源分频的rx_clkout2分频器设置。默认值为1。 |
Frequency of rx_clkout2 | Output | 根据rx_clkout2源选择和rx_clkout2时钟分频因子显示rx_clkout2的频率(MHz)。 |
Selected rx_coreclkin clock network | Dedicated Clock Global Clock |
指定用于将时钟信号布线到rx_coreclkin端口的时钟网络类型。Dedicated Clock支持FPGA架构和RX Core interface FIFO之间更高的最大频率(fmax)。Dedicated Clock线的数量是有限的。默认值为Dedicated Clock。 |