仅对英特尔可见 — GUID: hpv1616441312891
Ixiasoft
2.2.2.1. 实现一个包含400G硬核IP和FHT的200GbE-4接口
2.2.2.2. 实现一个包含400G硬核IP和FHT的200GbE-2接口
2.2.2.3. 实现一个包含400G硬核IP和FHT的100GbE-1接口
2.2.2.4. 实现一个包含400G硬核IP和FGT的100GbE-4接口
2.2.2.5. 实现一个包含200G硬核IP和FGT的10GbE-1接口
2.2.2.6. 实现三个包含400G硬核IP和FHT的25GbE-1接口
2.2.2.7. 实现包含400G硬核IP和FHT的一个50GbE-1和两个25GbE-1接口
2.2.2.8. 实现包含400G硬核IP和FHT的一个100GbE-1和两个25GbE-1接口
2.2.2.9. 实现包含400G硬核IP和FHT的两个100GbE-1和一个25GbE-1接口
2.2.2.10. 实现包含400G硬核IP和FHT的100GbE-1、100GbE-2和50GbE-1接口
3.1. F-Tile PMA/FEC Direct PHY Intel® FPGA IP概述
3.2. 使用F-Tile PMA/FEC Direct PHY Intel® FPGA IP进行设计
3.3. 配置IP
3.4. 信号和端口参考
3.5. PMA和FEC模式PHY TX和RX数据路径的比特映射
3.6. 时钟
3.7. 自定义节奏生成端口和逻辑(Custom Cadence Generation Ports and Logic)
3.8. 置位复位(Asserting Reset)
3.9. 绑定实现(Bonding Implementation)
3.10. 独立端口配置
3.11. 配置寄存器
3.12. 可配置的Intel Quartus Prime软件设置
3.13. 配置F-Tile PMA/FEC Direct PHY Intel® FPGA IP用于硬件测试
3.14. 使用 Avalon® 存储器映射接口的硬件配置
5.1. 实现F-Tile PMA/FEC Direct PHY设计
5.2. 例化F-Tile PMA/FEC Direct PHY Intel® FPGA IP
5.3. 在F-Tile PMA/FEC Direct PHY Intel® FPGA IP中实现一个RS-FEC Direct设计
5.4. 例化F-Tile Reference and System PLL Clocks Intel® FPGA IP
5.5. 使能自定义节奏生成端口和逻辑(Enabling Custom Cadence Generation Ports and Logic)
5.6. 连接F-Tile PMA/FEC Direct PHY设计IP
5.7. 仿真F-Tile PMA/FEC Direct PHY设计
5.8. F-Tile接口规划
仅对英特尔可见 — GUID: hpv1616441312891
Ixiasoft
3.1.3. 不支持的PMA/FEC模式
F-Tile PMA/FEC Direct PHY Intel® FPGA IP不支持以下PMA/FEC模式:
- 对于FHT和FEC direct模式,不支持TX simplex和RX simplex模式。
- 对于PMA Direct模式,变速箱(gearbox)功能是禁用的。
- 在同一PMA内,不支持PMA调制模式的混合使用。也是就说,TX-only通道和RX-only通道不能是NRZ和PAM4调制模式的混合。
- 不直接支持复位控制器功能。相反,对通过此IP内核显示的复位端口布线至tile范围的软复位控制器(SRC)。
- 参数编辑器(parameter editor)不支持模拟参数设置,例如:termination、coupling或者transmitter PMA equalizer参数。相反,您必须通过使用.qsf assignment对模拟管脚设置(例如,termination和coupling)进行配置。此方法使您能够在不同的.qsf文件中使用不同的管脚模拟设置,在不同的应用中重复使用同一IP实例。
- 不支持在用户FPGA内核逻辑和IP之间使能用于调节IP内的数据有效信号的速率匹配软核FIFO。