F-Tile体系结构和PMA和FEC Direct PHY IP用户指南

ID 683872
日期 1/24/2024
Public
文档目录

3.6.2. 推荐的tx/rx_coreclkin连接和tx/rx_clkout2源

推荐的连接和源显示了基于数据路径时钟模式和双宽度传输选择推荐的tx/rx_coreclkin连接以及tx/rx_clkout 和tx/rx_clkout2源。

表 73.  推荐的连接和源
数据路径时钟模式 内核接口FIFO模式 使能TX/RX双宽度传输 推荐的tx/rx_coreclkin连接 推荐的tx/rx_clkout或tx/rx_clkout2源 分频因子(tx/rx_clkout2)
PMA PC No tx/rx_clkout Word/Bond clock N/A
Yes tx/rx_clkout2 Word/Bond clock 2
Elastic Yes tx/rx_clkout2或来自用户的任何其他时钟源 Word/Bond clock/User clock1 or 2 2
No tx/rx_clkout或来自用户的任何其他时钟源 Word/Bond clock/User clock1 or 2 N/A
System PLL PC No tx/rx_clkout Sys PLL clock N/A
Yes tx/rx_clkout Sys PLL clock Div2 N/A
  • 当使用系统PLL时钟模式时,tx_clkoutrx_clkout都可以对tx_coreclkinrx_coreclkin提供时钟。
  • 当使用PMA时钟模式时,tx_cllkout/2必须对tx_coreclkin提供时钟。rx_clkout/2必须对rx_coreclkin提供时钟。PMA时钟模式中此要求的唯一例外是芯片到芯片应用,其中TX和RX共享相同的参考时钟源(即0 PPM差异),tx_clkoutrx_clkout可以对tx_coreclkinrx_coreclkin提供时钟。