仅对英特尔可见 — GUID: jna1614265934814
Ixiasoft
2.2.2.1. 实现一个包含400G硬核IP和FHT的200GbE-4接口
2.2.2.2. 实现一个包含400G硬核IP和FHT的200GbE-2接口
2.2.2.3. 实现一个包含400G硬核IP和FHT的100GbE-1接口
2.2.2.4. 实现一个包含400G硬核IP和FGT的100GbE-4接口
2.2.2.5. 实现一个包含200G硬核IP和FGT的10GbE-1接口
2.2.2.6. 实现三个包含400G硬核IP和FHT的25GbE-1接口
2.2.2.7. 实现包含400G硬核IP和FHT的一个50GbE-1和两个25GbE-1接口
2.2.2.8. 实现包含400G硬核IP和FHT的一个100GbE-1和两个25GbE-1接口
2.2.2.9. 实现包含400G硬核IP和FHT的两个100GbE-1和一个25GbE-1接口
2.2.2.10. 实现包含400G硬核IP和FHT的100GbE-1、100GbE-2和50GbE-1接口
3.1. F-Tile PMA/FEC Direct PHY Intel® FPGA IP概述
3.2. 使用F-Tile PMA/FEC Direct PHY Intel® FPGA IP进行设计
3.3. 配置IP
3.4. 信号和端口参考
3.5. PMA和FEC模式PHY TX和RX数据路径的比特映射
3.6. 时钟
3.7. 自定义节奏生成端口和逻辑(Custom Cadence Generation Ports and Logic)
3.8. 置位复位(Asserting Reset)
3.9. 绑定实现(Bonding Implementation)
3.10. 独立端口配置
3.11. 配置寄存器
3.12. 可配置的Intel Quartus Prime软件设置
3.13. 配置F-Tile PMA/FEC Direct PHY Intel® FPGA IP用于硬件测试
3.14. 使用 Avalon® 存储器映射接口的硬件配置
5.1. 实现F-Tile PMA/FEC Direct PHY设计
5.2. 例化F-Tile PMA/FEC Direct PHY Intel® FPGA IP
5.3. 在F-Tile PMA/FEC Direct PHY Intel® FPGA IP中实现一个RS-FEC Direct设计
5.4. 例化F-Tile Reference and System PLL Clocks Intel® FPGA IP
5.5. 使能自定义节奏生成端口和逻辑(Enabling Custom Cadence Generation Ports and Logic)
5.6. 连接F-Tile PMA/FEC Direct PHY设计IP
5.7. 仿真F-Tile PMA/FEC Direct PHY设计
5.8. F-Tile接口规划
仅对英特尔可见 — GUID: jna1614265934814
Ixiasoft
3.6.2. 推荐的tx/rx_coreclkin连接和tx/rx_clkout2源
推荐的连接和源显示了基于数据路径时钟模式和双宽度传输选择推荐的tx/rx_coreclkin连接以及tx/rx_clkout 和tx/rx_clkout2源。
数据路径时钟模式 | 内核接口FIFO模式 | 使能TX/RX双宽度传输 | 推荐的tx/rx_coreclkin连接 | 推荐的tx/rx_clkout或tx/rx_clkout2源 | 分频因子(tx/rx_clkout2) |
---|---|---|---|---|---|
PMA | PC | No | tx/rx_clkout | Word/Bond clock | N/A |
Yes | tx/rx_clkout2 | Word/Bond clock | 2 | ||
Elastic | Yes | tx/rx_clkout2或来自用户的任何其他时钟源 | Word/Bond clock/User clock1 or 2 | 2 | |
No | tx/rx_clkout或来自用户的任何其他时钟源 | Word/Bond clock/User clock1 or 2 | N/A | ||
System PLL | PC | No | tx/rx_clkout | Sys PLL clock | N/A |
Yes | tx/rx_clkout | Sys PLL clock Div2 | N/A |
- 当使用系统PLL时钟模式时,tx_clkout和rx_clkout都可以对tx_coreclkin和rx_coreclkin提供时钟。
-
当使用PMA时钟模式时,tx_cllkout/2必须对tx_coreclkin提供时钟。rx_clkout/2必须对rx_coreclkin提供时钟。PMA时钟模式中此要求的唯一例外是芯片到芯片应用,其中TX和RX共享相同的参考时钟源(即0 PPM差异),tx_clkout或rx_clkout可以对tx_coreclkin和rx_coreclkin提供时钟。