F-Tile体系结构和PMA和FEC Direct PHY IP用户指南

ID 683872
日期 1/24/2024
Public
文档目录

2.4.1.1. FHT参考时钟网络

有两个参考时钟(refclk[0]refclk[1])用于FHT PMA,这两个参考时钟可被四个FHT PMA中的任何一个访问。refclk[0]refclk[1]可以是不同的频率。频率范围是100-200 MHz,并且是连续范围。

正如FHT参考时钟网络中所示,FHT有六个PLL。

  • 连接到所有四个通道的两个通用PLL:PLL A和PLL B
  • 四个通道PLL,所有四个通道每通道一个PLL:TX PLL

为了优化性能,FHT在通用PLL和通道PLL之间采用了级联的PLL方案,通用PLL为通道PLL提供了一个更清洁的时钟(cleaner clock)。

  • 通用PLL和通道PLL支持整数模式(integer mode)和分数(fractional mode)模式。但是,当一个通用PLL的对应通道PLL处于分数模式时,该通用PLL就不能处于分数模式。请参阅下表。
  • 一个通用PLL驱动微控制器。驱动此通用PLL的参考时钟必须在F-tile运行期间存在并且保持稳定。
  • 通用PLL生成两个用于通道PLL的时钟频率(100和156.25 MHz),您必须选择其中一个频率来驱动通道PLL。
表 20.  通道PLL和通用PLL模式的受支持组合
通道PLL模式 对应的通用PLL模式 支持或不支持
整数 整数 支持
整数 分数 支持
分数 整数 支持
分数 分数 不支持
图 49. FHT参考时钟网络
表 21.  FHT参考时钟
FHT参考时钟 方向 可访问的FHT PMA 可访问系统PLL?
refclk[0] Input FHT0, FHT1, FHT2, FHT3 No
refclk[1] Input FHT0, FHT1, FHT2, FHT3 No