仅对英特尔可见 — GUID: oxp1603918707658
Ixiasoft
2.2.2.1. 实现一个包含400G硬核IP和FHT的200GbE-4接口
2.2.2.2. 实现一个包含400G硬核IP和FHT的200GbE-2接口
2.2.2.3. 实现一个包含400G硬核IP和FHT的100GbE-1接口
2.2.2.4. 实现一个包含400G硬核IP和FGT的100GbE-4接口
2.2.2.5. 实现一个包含200G硬核IP和FGT的10GbE-1接口
2.2.2.6. 实现三个包含400G硬核IP和FHT的25GbE-1接口
2.2.2.7. 实现包含400G硬核IP和FHT的一个50GbE-1和两个25GbE-1接口
2.2.2.8. 实现包含400G硬核IP和FHT的一个100GbE-1和两个25GbE-1接口
2.2.2.9. 实现包含400G硬核IP和FHT的两个100GbE-1和一个25GbE-1接口
2.2.2.10. 实现包含400G硬核IP和FHT的100GbE-1、100GbE-2和50GbE-1接口
3.1. F-Tile PMA/FEC Direct PHY Intel® FPGA IP概述
3.2. 使用F-Tile PMA/FEC Direct PHY Intel® FPGA IP进行设计
3.3. 配置IP
3.4. 信号和端口参考
3.5. PMA和FEC模式PHY TX和RX数据路径的比特映射
3.6. 时钟
3.7. 自定义节奏生成端口和逻辑(Custom Cadence Generation Ports and Logic)
3.8. 置位复位(Asserting Reset)
3.9. 绑定实现(Bonding Implementation)
3.10. 独立端口配置
3.11. 配置寄存器
3.12. 可配置的Intel Quartus Prime软件设置
3.13. 配置F-Tile PMA/FEC Direct PHY Intel® FPGA IP用于硬件测试
3.14. 使用 Avalon® 存储器映射接口的硬件配置
5.1. 实现F-Tile PMA/FEC Direct PHY设计
5.2. 例化F-Tile PMA/FEC Direct PHY Intel® FPGA IP
5.3. 在F-Tile PMA/FEC Direct PHY Intel® FPGA IP中实现一个RS-FEC Direct设计
5.4. 例化F-Tile Reference and System PLL Clocks Intel® FPGA IP
5.5. 使能自定义节奏生成端口和逻辑(Enabling Custom Cadence Generation Ports and Logic)
5.6. 连接F-Tile PMA/FEC Direct PHY设计IP
5.7. 仿真F-Tile PMA/FEC Direct PHY设计
5.8. F-Tile接口规划
仅对英特尔可见 — GUID: oxp1603918707658
Ixiasoft
2.4.1.1. FHT参考时钟网络
有两个参考时钟(refclk[0]和refclk[1])用于FHT PMA,这两个参考时钟可被四个FHT PMA中的任何一个访问。refclk[0]和refclk[1]可以是不同的频率。频率范围是100-200 MHz,并且是连续范围。
正如FHT参考时钟网络中所示,FHT有六个PLL。
- 连接到所有四个通道的两个通用PLL:PLL A和PLL B
- 四个通道PLL,所有四个通道每通道一个PLL:TX PLL
为了优化性能,FHT在通用PLL和通道PLL之间采用了级联的PLL方案,通用PLL为通道PLL提供了一个更清洁的时钟(cleaner clock)。
- 通用PLL和通道PLL支持整数模式(integer mode)和分数(fractional mode)模式。但是,当一个通用PLL的对应通道PLL处于分数模式时,该通用PLL就不能处于分数模式。请参阅下表。
- 一个通用PLL驱动微控制器。驱动此通用PLL的参考时钟必须在F-tile运行期间存在并且保持稳定。
- 通用PLL生成两个用于通道PLL的时钟频率(100和156.25 MHz),您必须选择其中一个频率来驱动通道PLL。
通道PLL模式 | 对应的通用PLL模式 | 支持或不支持 |
---|---|---|
整数 | 整数 | 支持 |
整数 | 分数 | 支持 |
分数 | 整数 | 支持 |
分数 | 分数 | 不支持 |
图 49. FHT参考时钟网络
FHT参考时钟 | 方向 | 可访问的FHT PMA | 可访问系统PLL? |
---|---|---|---|
refclk[0] | Input | FHT0, FHT1, FHT2, FHT3 | No |
refclk[1] | Input | FHT0, FHT1, FHT2, FHT3 | No |