仅对英特尔可见 — GUID: eiu1614269781266
Ixiasoft
2.2.2.1. 实现一个包含400G硬核IP和FHT的200GbE-4接口
2.2.2.2. 实现一个包含400G硬核IP和FHT的200GbE-2接口
2.2.2.3. 实现一个包含400G硬核IP和FHT的100GbE-1接口
2.2.2.4. 实现一个包含400G硬核IP和FGT的100GbE-4接口
2.2.2.5. 实现一个包含200G硬核IP和FGT的10GbE-1接口
2.2.2.6. 实现三个包含400G硬核IP和FHT的25GbE-1接口
2.2.2.7. 实现包含400G硬核IP和FHT的一个50GbE-1和两个25GbE-1接口
2.2.2.8. 实现包含400G硬核IP和FHT的一个100GbE-1和两个25GbE-1接口
2.2.2.9. 实现包含400G硬核IP和FHT的两个100GbE-1和一个25GbE-1接口
2.2.2.10. 实现包含400G硬核IP和FHT的100GbE-1、100GbE-2和50GbE-1接口
3.1. F-Tile PMA/FEC Direct PHY Intel® FPGA IP概述
3.2. 使用F-Tile PMA/FEC Direct PHY Intel® FPGA IP进行设计
3.3. 配置IP
3.4. 信号和端口参考
3.5. PMA和FEC模式PHY TX和RX数据路径的比特映射
3.6. 时钟
3.7. 自定义节奏生成端口和逻辑(Custom Cadence Generation Ports and Logic)
3.8. 置位复位(Asserting Reset)
3.9. 绑定实现(Bonding Implementation)
3.10. 独立端口配置
3.11. 配置寄存器
3.12. 可配置的Intel Quartus Prime软件设置
3.13. 配置F-Tile PMA/FEC Direct PHY Intel® FPGA IP用于硬件测试
3.14. 使用 Avalon® 存储器映射接口的硬件配置
5.1. 实现F-Tile PMA/FEC Direct PHY设计
5.2. 例化F-Tile PMA/FEC Direct PHY Intel® FPGA IP
5.3. 在F-Tile PMA/FEC Direct PHY Intel® FPGA IP中实现一个RS-FEC Direct设计
5.4. 例化F-Tile Reference and System PLL Clocks Intel® FPGA IP
5.5. 使能自定义节奏生成端口和逻辑(Enabling Custom Cadence Generation Ports and Logic)
5.6. 连接F-Tile PMA/FEC Direct PHY设计IP
5.7. 仿真F-Tile PMA/FEC Direct PHY设计
5.8. F-Tile接口规划
仅对英特尔可见 — GUID: eiu1614269781266
Ixiasoft
3.8.4. 复位信号—描述
名称 | 宽度 | 域 | 方向 | 类型 | 描述 |
---|---|---|---|---|---|
tx_reset | 1 | 异步 | 输入 | N/A | TX PMA和TX数据路径的TX复位输入。在tx_reset_ack置位前必须保持置位。应用于F-Tile PMA/FEC Direct PHY Intel® FPGA IP实例中的所有TX通道。 |
tx_reset_ack | 1 | 异步 | 输出 | N/A | TX完全复位指示器。此信号在tx_reset置位后置位,并在tx_reset置位期间保持置位。此信号在tx_reset置低后置低,并在tx_reset置低期间保持置低。 |
rx_reset | 1 | 异步 | 输入 | N/A | RX PMA和RX数据路径的RX复位输入。在rx_reset_ack置位前必须保持置位。应用于F-Tile PMA/FEC Direct PHY Intel® FPGA IP实例中的所有RX通道。 |
rx_reset_ack | 1 | 异步 | 输出 | N/A | RX完全复位指示器。此信号在rx_reset置位后置位,并在rx_reset置位期间保持置位。此信号在rx_reset置低后置低,并在rx_reset置低期间保持置低。 |
reconfig_pdp_reset | 1 | 异步 | 输入 | 数据路径 Avalon® 存储器映射接口 | 重配置接口复位 |
reconfig_xcvr_reset | 1 | 异步 | 输入 | PMA Avalon® 存储器映射接口 | 高电平有效(active-high)同步复位。置位此信号可复位PMA重配置接口。 |
tx_ready | 1 | 异步 | 输出 | N/A | 状态端口在TX PMA和TX数据路径成功地复位并准备好进行数据传输时进行指示。 |
rx_ready | 1 | 异步 | 输出 | N/A | 状态端口,当RX PMA和RX数据路径复位完成,RX CDR已经锁定到数据并且恢复的线数据准备好传送到并行接口时进行指示。 |
tx_am_gen_start | 1 | 异步 | 输出 | N/A | 当使用FEC时,此信号指示何时开始发送对齐标记。tx_am_gen_2x_ack置位后,此信号会清除。 |
tx_am_gen_2x_ack | 1 | 异步 | 输入 | N/A | 当使用FEC时,您必须指示复位序列器自tx_am_gen_start置位以来至少已发送2个对齐标记。此信号在tx_am_gen_start置低后应该置低。 |