F-Tile体系结构和PMA和FEC Direct PHY IP用户指南

ID 683872
日期 1/24/2024
Public
文档目录

3.8.4. 复位信号—描述

表 82.  复位信号描述
名称 宽度 方向 类型 描述
tx_reset 1 异步 输入 N/A TX PMA和TX数据路径的TX复位输入。在tx_reset_ack置位前必须保持置位。应用于F-Tile PMA/FEC Direct PHY Intel® FPGA IP实例中的所有TX通道。
tx_reset_ack 1 异步 输出 N/A TX完全复位指示器。此信号在tx_reset置位后置位,并在tx_reset置位期间保持置位。此信号在tx_reset置低后置低,并在tx_reset置低期间保持置低。
rx_reset 1 异步 输入 N/A RX PMA和RX数据路径的RX复位输入。在rx_reset_ack置位前必须保持置位。应用于F-Tile PMA/FEC Direct PHY Intel® FPGA IP实例中的所有RX通道。
rx_reset_ack 1 异步 输出 N/A RX完全复位指示器。此信号在rx_reset置位后置位,并在rx_reset置位期间保持置位。此信号在rx_reset置低后置低,并在rx_reset置低期间保持置低。
reconfig_pdp_reset 1 异步 输入 数据路径 Avalon® 存储器映射接口 重配置接口复位
reconfig_xcvr_reset 1 异步 输入 PMA Avalon® 存储器映射接口 高电平有效(active-high)同步复位。置位此信号可复位PMA重配置接口。
tx_ready 1 异步 输出 N/A 状态端口在TX PMA和TX数据路径成功地复位并准备好进行数据传输时进行指示。
rx_ready 1 异步 输出 N/A 状态端口,当RX PMA和RX数据路径复位完成,RX CDR已经锁定到数据并且恢复的线数据准备好传送到并行接口时进行指示。
tx_am_gen_start 1 异步 输出 N/A 当使用FEC时,此信号指示何时开始发送对齐标记。tx_am_gen_2x_ack置位后,此信号会清除。
tx_am_gen_2x_ack 1 异步 输入 N/A 当使用FEC时,您必须指示复位序列器自tx_am_gen_start置位以来至少已发送2个对齐标记。此信号在tx_am_gen_start置低后应该置低。