仅对英特尔可见 — GUID: qwm1683329447633
Ixiasoft
2.2.2.1. 实现一个包含400G硬核IP和FHT的200GbE-4接口
2.2.2.2. 实现一个包含400G硬核IP和FHT的200GbE-2接口
2.2.2.3. 实现一个包含400G硬核IP和FHT的100GbE-1接口
2.2.2.4. 实现一个包含400G硬核IP和FGT的100GbE-4接口
2.2.2.5. 实现一个包含200G硬核IP和FGT的10GbE-1接口
2.2.2.6. 实现三个包含400G硬核IP和FHT的25GbE-1接口
2.2.2.7. 实现包含400G硬核IP和FHT的一个50GbE-1和两个25GbE-1接口
2.2.2.8. 实现包含400G硬核IP和FHT的一个100GbE-1和两个25GbE-1接口
2.2.2.9. 实现包含400G硬核IP和FHT的两个100GbE-1和一个25GbE-1接口
2.2.2.10. 实现包含400G硬核IP和FHT的100GbE-1、100GbE-2和50GbE-1接口
3.1. F-Tile PMA/FEC Direct PHY Intel® FPGA IP概述
3.2. 使用F-Tile PMA/FEC Direct PHY Intel® FPGA IP进行设计
3.3. 配置IP
3.4. 信号和端口参考
3.5. PMA和FEC模式PHY TX和RX数据路径的比特映射
3.6. 时钟
3.7. 自定义节奏生成端口和逻辑(Custom Cadence Generation Ports and Logic)
3.8. 置位复位(Asserting Reset)
3.9. 绑定实现(Bonding Implementation)
3.10. 独立端口配置
3.11. 配置寄存器
3.12. 可配置的Intel Quartus Prime软件设置
3.13. 配置F-Tile PMA/FEC Direct PHY Intel® FPGA IP用于硬件测试
3.14. 使用 Avalon® 存储器映射接口的硬件配置
5.1. 实现F-Tile PMA/FEC Direct PHY设计
5.2. 例化F-Tile PMA/FEC Direct PHY Intel® FPGA IP
5.3. 在F-Tile PMA/FEC Direct PHY Intel® FPGA IP中实现一个RS-FEC Direct设计
5.4. 例化F-Tile Reference and System PLL Clocks Intel® FPGA IP
5.5. 使能自定义节奏生成端口和逻辑(Enabling Custom Cadence Generation Ports and Logic)
5.6. 连接F-Tile PMA/FEC Direct PHY设计IP
5.7. 仿真F-Tile PMA/FEC Direct PHY设计
5.8. F-Tile接口规划
仅对英特尔可见 — GUID: qwm1683329447633
Ixiasoft
3.12.1. FHT PMA设置
RX invert P and N:交换RX P和N串行通道。
set_instance_assignment -name HSSI_PARAMETER "rx_invert_p_and_n=<parameter_value>" -to <RX_SERIAL_PIN> -entity <TOP_LEVEL_NAME>
示例:
set_instance_assignment -name HSSI_PARAMETER "rx_invert_p_and_n=RX_INVERT_PN_EN" -to rx_serial_data[0] -entity top
RX termination:此设置用于所有通道。
set_instance_assignment -name HSSI_PARAMETER "rx_termination=<parameter_value>" -to <RX_SERIAL_PIN> -entity <TOP_LEVEL_NAME>
可能的参数值是:
- RXTERM_OFFSET_P0 (90 Ohms)
- RXTERM_OFFSET_P2 (94.6 Ohms)
- RXTERM_OFFSET_P3 (97.7 Ohms)
- RXTERM_OFFSET_P4 (100 Ohms)
- RXTERM_OFFSET_P5 (102.3 Ohms)
- RXTERM_OFFSET_P6 (105.4 Ohms)
- RXTERM_OFFSET_P7 (107.7 Ohms)
- RXTERM_OFFSET_P8 (110 Ohms)
- RXTERM_OFFSET_M4 (80.8 Ohms)
- RXTERM_OFFSET_M5 (83.1 Ohms)
- RXTERM_OFFSET_M6 (85.4 Ohms)
- RXTERM_OFFSET_M7 (87.7 Ohms)
示例:
set_instance_assignment -name HSSI_PARAMETER "rx_termination=RXTERM_OFFSET_P0" -to rx_serial_data[0] -entity top
TX invert P and N:交换TX P和N串行通道。
set_instance_assignment -name HSSI_PARAMETER "tx_invert_p_and_n=<parameter_value>" -to <TX_SERIAL_PIN> -entity <TOP_LEVEL_NAME>
示例:
set_instance_assignment -name HSSI_PARAMETER "tx_invert_p_and_n=TX_INVERT_PN_EN" -to tx_serial_data[0] -entity top
TX termination:此设置用于所有通道。
set_instance_assignment -name HSSI_PARAMETER "tx_termination=<TXTERM_OFFSET_NAME>" -to <TX_SERIAL_PIN> -entity <TOP_LEVEL_NAME>
可能的参数值是:
- TXTERM_OFFSET_M1(96.8 Ohms)
- TXTERM_OFFSET_P0(90 Ohms)
示例:
set_instance_assignment -name HSSI_PARAMETER "tx_termination=TXTERM_OFFSET_P0" -to tx_serial_data[0] -entity top
TX out tristate enable: Tx驱动器三态使能。
set_instance_assignment -name HSSI_PARAMETER "txout_tristate_en=<parameter_value>" -to <TX_SERIAL_PIN> -entity <TOP_LEVEL_NAME>
示例:
set_instance_assignment -name HSSI_PARAMETER "txout_tristate_en=TXOUT_TRISTATE_EN" -to tx_serial_data[0] -entity top
TX equalization:
Post tap: 参数值的有效寄存器设置是0-63
set_instance_assignment -name HSSI_PARAMETER "txeq_post_tap_<n>=<parameter_value>" -to <TX_SERIAL_PIN> -entity <TOP_LEVEL_NAME>
Pre tap: 参数值的有效寄存器设置是0-63
set_instance_assignment -name HSSI_PARAMETER "txeq_pre_tap_<n>=<parameter_value>" -to <TX_SERIAL_PIN> -entity <TOP_LEVEL_NAME>
Main tap: 参数值的有效寄存器设置是0-1237
set_instance_assignment -name HSSI_PARAMETER "txeq_main_tap=<parameter_value>" -to <TX_SERIAL_PIN> -entity <TOP_LEVEL_NAME>
示例:
Post tap:
set_instance_assignment -name HSSI_PARAMETER "txeq_post_tap_1=0" -to tx_serial_data[0] -entity top
set_instance_assignment -name HSSI_PARAMETER "txeq_post_tap_2=0" -to tx_serial_data[0] -entity top
set_instance_assignment -name HSSI_PARAMETER "txeq_post_tap_3=0" -to tx_serial_data[0] -entity top
set_instance_assignment -name HSSI_PARAMETER "txeq_post_tap_4=0" -to tx_serial_data[0] -entity top
Pre tap:
set_instance_assignment -name HSSI_PARAMETER "txeq_pre_tap_3=0" -to tx_serial_data[0] -entity top
set_instance_assignment -name HSSI_PARAMETER "txeq_pre_tap_2=0" -to tx_serial_data[0] -entity top
set_instance_assignment -name HSSI_PARAMETER "txeq_pre_tap_1=0" -to tx_serial_data[0] -entity top
Main tap:
set_instance_assignment -name HSSI_PARAMETER "txeq_main_tap=83" -to tx_serial_data[0] -entity top