仅对英特尔可见 — GUID: uqa1648110031725
Ixiasoft
2.2.2.1. 实现一个包含400G硬核IP和FHT的200GbE-4接口
2.2.2.2. 实现一个包含400G硬核IP和FHT的200GbE-2接口
2.2.2.3. 实现一个包含400G硬核IP和FHT的100GbE-1接口
2.2.2.4. 实现一个包含400G硬核IP和FGT的100GbE-4接口
2.2.2.5. 实现一个包含200G硬核IP和FGT的10GbE-1接口
2.2.2.6. 实现三个包含400G硬核IP和FHT的25GbE-1接口
2.2.2.7. 实现包含400G硬核IP和FHT的一个50GbE-1和两个25GbE-1接口
2.2.2.8. 实现包含400G硬核IP和FHT的一个100GbE-1和两个25GbE-1接口
2.2.2.9. 实现包含400G硬核IP和FHT的两个100GbE-1和一个25GbE-1接口
2.2.2.10. 实现包含400G硬核IP和FHT的100GbE-1、100GbE-2和50GbE-1接口
3.1. F-Tile PMA/FEC Direct PHY Intel® FPGA IP概述
3.2. 使用F-Tile PMA/FEC Direct PHY Intel® FPGA IP进行设计
3.3. 配置IP
3.4. 信号和端口参考
3.5. PMA和FEC模式PHY TX和RX数据路径的比特映射
3.6. 时钟
3.7. 自定义节奏生成端口和逻辑(Custom Cadence Generation Ports and Logic)
3.8. 置位复位(Asserting Reset)
3.9. 绑定实现(Bonding Implementation)
3.10. 独立端口配置
3.11. 配置寄存器
3.12. 可配置的Intel Quartus Prime软件设置
3.13. 配置F-Tile PMA/FEC Direct PHY Intel® FPGA IP用于硬件测试
3.14. 使用 Avalon® 存储器映射接口的硬件配置
5.1. 实现F-Tile PMA/FEC Direct PHY设计
5.2. 例化F-Tile PMA/FEC Direct PHY Intel® FPGA IP
5.3. 在F-Tile PMA/FEC Direct PHY Intel® FPGA IP中实现一个RS-FEC Direct设计
5.4. 例化F-Tile Reference and System PLL Clocks Intel® FPGA IP
5.5. 使能自定义节奏生成端口和逻辑(Enabling Custom Cadence Generation Ports and Logic)
5.6. 连接F-Tile PMA/FEC Direct PHY设计IP
5.7. 仿真F-Tile PMA/FEC Direct PHY设计
5.8. F-Tile接口规划
仅对英特尔可见 — GUID: uqa1648110031725
Ixiasoft
3.14.2.2.3. FGT属性访问方法示例3 (FGT Attribute Access Method Example 3)
以下示例演示了执行FGT PMA的极性反转的步骤。
若要反转TX p和n管脚的极性:
- 将0x1A065写入到地址0x9003C中。
- 轮询地址0x90040,直到bit 14 = 0和bit 15 = 1。
- 将0x12065写入到地址0x9003C中。
- 轮询地址0x90040,直到bit 14 = 0和bit 15 = 0。
若要反转RX p和n管脚的极性:
- 将0x1A066写入到地址0x9003C中。
- 轮询地址0x90040,直到bit 14 = 0和bit 15 = 1。
- 将0x12066写入到地址0x9003C中。
- 轮询地址0x90040,直到bit 14 = 0和bit 15 = 0。
若要恢复(revert back) TX p和n管脚的极性:
- 将0x0A065写入到地址0x9003C中。
- 轮询地址0x90040,直到bit 14 = 0和bit 15 = 1。
- 将0x02065写入到地址0x9003C中。
- 轮询地址0x90040,直到bit 14 = 0和bit 15 = 0。
若要恢复(revert back) RX p和n管脚的极性:
- 将0x0A066写入到地址0x9003C中。
- 轮询地址0x90040,直到bit 14 = 0和bit 15 = 1。
- 将0x02066写入到地址0x9003C中。
- 轮询地址0x90040,直到bit 14 = 0和bit 15 = 0。