仅对英特尔可见 — GUID: jbr1443197641054
Ixiasoft
1.1. 编译概述
1.2. 使用Compilation Dashboard
1.3. 设计网表基础设施
1.4. 使用Node Finder
1.5. Precompiled Component (PCC)生成流程
1.6. Analysis & Elaboration流程
1.7. 设计综合
1.8. 设计布局和布线
1.9. 增量式优化流程
1.10. 快进编译流程(Fast-Forward Compilation Flow)
1.11. 完整编译流程(Full Compilation Flow)
1.12. 编译监控模式
1.13. 导出编译结果
1.14. 集成其他EDA工具
1.15. Compiler优化技术
1.16. 综合语言支持
1.17. 综合设置参考
1.18. Fitter设置参考
1.19. 设计编译修订历史
仅对英特尔可见 — GUID: jbr1443197641054
Ixiasoft
1. 设计编译
所作的更新针对于: |
---|
Intel® Quartus® Prime设计套件 24.1 |
本翻译版本仅供参考,如果本翻译版本与其英文版本存在差异,则以英文版本为准。某些翻译版本尚未更新对应到最新的英文版本,请参考英文版本以获取最新信息。 |
Quartus® Prime Compiler在对您的设计进行综合,布局和布线后生成器件编程文件。Compiler支持各种高级,HDL和原理图设计输入方式。Compiler模块包含IP生成(IP Generation),分析&综合(Analysis & Synthesis),布局布线(Fitter),时序分析器(Timing Analyzer)和编程文件生成工具(Assembler)。
Compilation Dashboard
Quartus® Prime专业版 版本Compiler支持如下高级功能:
- 支持 Arria® 10, Cyclone® 10 GX, Stratix® 10和 Agilex™ 7器件。
- Incremental Fitter optimization(增量式Fitter优化)—在每个Fitter阶段后进行分析和优化,以达到性能最大化并缩短总编译时间。
- Hyper-Aware Design Flow(超感知设计流程)—使用Hyper-Retiming和Fast Forward编译实现 Stratix® 10和 Agilex™ 7器件中最高性能。
- Partial Reconfiguration(局部重配置)—部分FPGA动态重配置,而其余FPGA继续运行。
- Block-Based Design Flows(基于块的设计流程)—对设计模块的保留和重复使用。