仅对英特尔可见 — GUID: jbr1457479122789
Ixiasoft
1.1. 编译概述
1.2. 使用Compilation Dashboard
1.3. 设计网表基础设施
1.4. 使用Node Finder
1.5. Precompiled Component (PCC)生成流程
1.6. Analysis & Elaboration流程
1.7. 设计综合
1.8. 设计布局和布线
1.9. 增量式优化流程
1.10. 快进编译流程(Fast-Forward Compilation Flow)
1.11. 完整编译流程(Full Compilation Flow)
1.12. 编译监控模式
1.13. 导出编译结果
1.14. 集成其他EDA工具
1.15. Compiler优化技术
1.16. 综合语言支持
1.17. 综合设置参考
1.18. Fitter设置参考
1.19. 设计编译修订历史
仅对英特尔可见 — GUID: jbr1457479122789
Ixiasoft
1.10. 快进编译流程(Fast-Forward Compilation Flow)
Hyperflex® 架构在每个路由段和块输入中都包含多个Hyper-Register。最大限度地利用Hyper-Register来提高寄存器之间的时间延迟平衡,并减轻关键路径延迟。Fast Forward编译可生成设计建议,以帮助您突破性能瓶颈,最大限度地利用Hyper-Register,以使 Stratix® 10和 Agilex™ 7设计中达到最高性能。
图 96. Hyperflex® 架构中的Hyper-Registers
Fast Forward编译报告精确显示了RTL变更后受影响最大的方面,以及移除重定时限制后每次变更可带来的性能优势。Fast Forward编译流程包括以下高层步骤:
图 97. Fast Forward编译流程