仅对英特尔可见 — GUID: jfg1644860408930
Ixiasoft
1.1. 编译概述
1.2. 使用Compilation Dashboard
1.3. 设计网表基础设施
1.4. 使用Node Finder
1.5. Precompiled Component (PCC)生成流程
1.6. Analysis & Elaboration流程
1.7. 设计综合
1.8. 设计布局和布线
1.9. 增量式优化流程
1.10. 快进编译流程(Fast-Forward Compilation Flow)
1.11. 完整编译流程(Full Compilation Flow)
1.12. 编译监控模式
1.13. 导出编译结果
1.14. 集成其他EDA工具
1.15. Compiler优化技术
1.16. 综合语言支持
1.17. 综合设置参考
1.18. Fitter设置参考
1.19. 设计编译修订历史
仅对英特尔可见 — GUID: jfg1644860408930
Ixiasoft
1.8.2.3.1. 全局路由器拥塞热点汇总报告
Global Router Congestion Hotspot Summary报告按层次节点名称显示设计中的拥塞网络热点。
全局布线拥塞区域是指FPGA中某个特定方向上的短线使用量超出该区域容量的区域。拥塞网络是指穿过拥塞区域的网络。
如果拥堵区域较小,细节布线可以通过绕过这些过度使用的区域来恢复。但是,如果拥堵区域较大,您很可能会遇到无布线的情况。发生这种情况的确切阈值因设计而异。
使用Global Router Congestion Hotspot Summary报告来识别与布线拥塞相关的RTL代码部分。
图 75. Global Router Congestion Hotspot Summary报告实例

注: Number of Congested Nets列中,分子为当前层级下与最大拥塞岛重叠的网络数量,分母为当前层级下的总网络数量(包括不在拥塞岛中的网络)。最大拥塞岛是相邻网格中短线使用量超过容量最大的组。您可以在Global Router Wire Utilization Map中的可视报告中查看情况。
Global Router Wire Utilization Map提供了Global Router Congestion Hotspot Summary Report的可视化报告。
如果相邻拥塞区域的大小低于阈值,则报告将显示最大拥塞区域的阈值和大小,而不是拥塞网络的分层报告。