仅对英特尔可见 — GUID: fcw1479842115507
Ixiasoft
1.1. 编译概述
1.2. 使用Compilation Dashboard
1.3. 设计网表基础设施
1.4. 使用Node Finder
1.5. Precompiled Component (PCC)生成流程
1.6. Analysis & Elaboration流程
1.7. 设计综合
1.8. 设计布局和布线
1.9. 增量式优化流程
1.10. 快进编译流程(Fast-Forward Compilation Flow)
1.11. 完整编译流程(Full Compilation Flow)
1.12. 编译监控模式
1.13. 导出编译结果
1.14. 集成其他EDA工具
1.15. Compiler优化技术
1.16. 综合语言支持
1.17. 综合设置参考
1.18. Fitter设置参考
1.19. 设计编译修订历史
仅对英特尔可见 — GUID: fcw1479842115507
Ixiasoft
2.5.1.1. 布线拥塞区域
即使平均拥塞并不高,但有可能设计的特定类型布线中存在高拥塞区域。 可使用Chip Planner识别指定互连类型的高拥塞区域。
- 可更改设计中的连接以减少布线拥塞。
- 如过布线拥塞区域位于Logic Lock区域中或在Logic Lock区域之间,则请更改或删除Logic Lock区域并重新编译您的设计。
- 如果布线时间仍就相同,则该时间属于设计和布局的特征
- 如果布线时间缩短,可考虑更改Logic Lock区域的大小、位置或内容来减少拥塞并缩短布线时间。