仅对英特尔可见 — GUID: mta1458086390297
Ixiasoft
1.1. 编译概述
1.2. 使用Compilation Dashboard
1.3. 设计网表基础设施
1.4. 使用Node Finder
1.5. Precompiled Component (PCC)生成流程
1.6. Analysis & Elaboration流程
1.7. 设计综合
1.8. 设计布局和布线
1.9. 增量式优化流程
1.10. 快进编译流程(Fast-Forward Compilation Flow)
1.11. 完整编译流程(Full Compilation Flow)
1.12. 编译监控模式
1.13. 导出编译结果
1.14. 集成其他EDA工具
1.15. Compiler优化技术
1.16. 综合语言支持
1.17. 综合设置参考
1.18. Fitter设置参考
1.19. 设计编译修订历史
仅对英特尔可见 — GUID: mta1458086390297
Ixiasoft
1.10.2.1. 查找关键链
Retiming Limit Details报告显示限制进一步寄存重定时的设计路径。右键单击任意路径以在Technology Map Viewer (Post-fitting视图)中查看定位。该视图显示为布局,布线和寄存器重定时后完整设计的原理图形式。 通过Technology Map Viewer查看已重定时的网表,请按如下步骤操作:
- 要开启Retiming Limit Details报告,可点击Compilation Dashboard中Retime阶段旁的Report图标。
- 在Retiming Limit Details报告中右键点击任意路径,然后点击Locate Critical Chain in Technology Map Viewer。该网表在Technology Map Viewer中以原理图显示。
图 100. Technology Map Viewer图 101. 重定时后的Post-Fit Viewer在“布局布线后”(post-fit)查看器中,被绕过的ALM寄存器显示为灰色。Hyper-Register显示为粉红色,下方有“HYPER”字样。已使用的 ALM显示为粉红色,下方无“HYPER”字样