文档目录

1.14. 集成其他EDA工具

您可以选择将支持的EDA综合、网表分区、模拟和信号完整性验证工具集成到 Quartus® Prime设计流程中。

Quartus® Prime软件允许从支持的EDA综合工具输入网表文件。Compiler的EDA Netlist Writer模块(quartus_eda)可以自动生成输出文件,以便在其他EDA工具中处理。EDA Netlist Writer可选择作为完整编译的一部分运行,或者您可以从GUI或命令行单独运行EDA Netlist Writer。以下功能可用于简化EDA工具集成:

表 30.  EDA工具集成功能
EDA集成任务 EDA集成功能
指定设置以便生成在其他EDA工具中运行的输出文件。 点击Assignments > Settings > EDA Tool Settings,指定选项获得支持的工具。
生成输出文件以便在其他EDA工具中运行。 点击Processing > Start > Start EDA Netlist Writer(或运行quartus_eda)以生成文件。

针对您的器件、支持的EDA模拟器和设计语言编译RTL和门级模拟模型库。

点击Tools > Launch Simulation Library Compiler以轻松编译模拟库。
生成特定于EDA工具的建立脚本以进行编译、解析和仿真 Intel® FPGA IP模型和仿真模型库文件。 在生成带有IP参数编辑器的 Intel® FPGA IP期间,指定Simulation文件输出的选项。
生成允许支持的EDA工具执行网表修改的文件,例如添加新模块、划分网表和更改模块连接。 使用quartus_eda –resynthesis命令生成Verilog Quartus Mapping File(.vqm),其包含以标准结构Verilog RTL的的网表节点级(或原子)表达。

包括工程中其他EDA设计输入或综合工具生成的文件作为已综合设计文件

请点击Project > Add/Remove Files In Project来添加从其他EDA工具来的Design File文件。