仅对英特尔可见 — GUID: inh1566313635100
Ixiasoft
1.1. 编译概述
1.2. 使用Compilation Dashboard
1.3. 设计网表基础设施
1.4. 使用Node Finder
1.5. Precompiled Component (PCC)生成流程
1.6. Analysis & Elaboration流程
1.7. 设计综合
1.8. 设计布局和布线
1.9. 增量式优化流程
1.10. 快进编译流程(Fast-Forward Compilation Flow)
1.11. 完整编译流程(Full Compilation Flow)
1.12. 编译监控模式
1.13. 导出编译结果
1.14. 集成其他EDA工具
1.15. Compiler优化技术
1.16. 综合语言支持
1.17. 综合设置参考
1.18. Fitter设置参考
1.19. 设计编译修订历史
仅对英特尔可见 — GUID: inh1566313635100
Ixiasoft
1.8.2.2.1. 全局信号可视化报告
对于 Stratix® 10和 Agilex™ 7设计,您可以访问Global Signal Visualization报告,以交互式热图查看全局信号布线和时钟扇区利用率。此报告允许您追踪每个时钟的布线和布局。您可以使用这些数据来分析全局信号布线拥塞问题,并调试全局信号布局和布线故障。
查看全局时钟树实现详情并评估其容量以将更多全局信号添加到设计中。在出现时钟树综合错误的情况下,该报告还可显示故障信号的目标区域以及导致路由拥塞的竞争信号。
交互式热图颜色梯度显示该时钟扇区中终止状态时钟信号的时钟扇区拥塞。将光标悬停在表格中时钟信号上方可突出显示时钟扇区和路由单元。在表格中选择时钟信号时,所有不相关的扇区和布线单元会变暗,而仅突出显示时钟的扇区和布线单元。报告中使用堆叠式层次视图报告显示不同层次上全局时钟信号的路由选择。
图 71. 全局布线线缆利用情况(单层)
图 72. Heat Map Sector和Routing Wire Utilization(全部层次)
将显示以Show Routing Utilization和Show Sector Utilization过滤。表格内容会基于您在热图中的选择而改变。可先搜索Signal Names,然后选择信号名称,其属性显示于下方窗格中。选择需要在其他工具中Locate的任何信号。
图 73. 信号名称和属性详情