仅对英特尔可见 — GUID: mwh1409959869437
Ixiasoft
1.1. 编译概述
1.2. 使用Compilation Dashboard
1.3. 设计网表基础设施
1.4. 使用Node Finder
1.5. Precompiled Component (PCC)生成流程
1.6. Analysis & Elaboration流程
1.7. 设计综合
1.8. 设计布局和布线
1.9. 增量式优化流程
1.10. 快进编译流程(Fast-Forward Compilation Flow)
1.11. 完整编译流程(Full Compilation Flow)
1.12. 编译监控模式
1.13. 导出编译结果
1.14. 集成其他EDA工具
1.15. Compiler优化技术
1.16. 综合语言支持
1.17. 综合设置参考
1.18. Fitter设置参考
1.19. 设计编译修订历史
仅对英特尔可见 — GUID: mwh1409959869437
Ixiasoft
1.16.2.2. VHDL标准库和数据包
Quartus® Prime软件包含标准IEEE库和几个供应商特定的VHDL库。 其中IEEE库包含标准VHDL包std_logic_1164, numeric_std, numeric_bit和math_real。
STD库是VHDL语言标准的一部分,其中含有数据包standard(默认包含于每个工程中)和textio。针对与旧设计的兼容性, Quartus® Prime软件还支持以下供应商特定包和库:
- Synopsys* 包,如IEEE库中的std_logic_arith和std_logic_unsigned。
- Mentor Graphics* 包,如ARITHMETIC库中的std_logic_arith。
- 原语包altera_primitives_components(用于原语,如GLOBAL和DFFE)和ALTERA库中的maxplus2。
- ALTERA_MF库中的IP核包altera_mf_components用于指定IP核, 包括LCELL。此外,LPM库中的lpm_components用于参数化模块(LPM)函数库。
注: 导入用于原语的组件声明,如altera_primitives_components中的GLOBAL和DFFE,而非altera_mf_components包。