仅对英特尔可见 — GUID: oms1502818895973
Ixiasoft
1.1. 编译概述
1.2. 使用Compilation Dashboard
1.3. 设计网表基础设施
1.4. 使用Node Finder
1.5. Precompiled Component (PCC)生成流程
1.6. Analysis & Elaboration流程
1.7. 设计综合
1.8. 设计布局和布线
1.9. 增量式优化流程
1.10. 快进编译流程(Fast-Forward Compilation Flow)
1.11. 完整编译流程(Full Compilation Flow)
1.12. 编译监控模式
1.13. 导出编译结果
1.14. 集成其他EDA工具
1.15. Compiler优化技术
1.16. 综合语言支持
1.17. 综合设置参考
1.18. Fitter设置参考
1.19. 设计编译修订历史
仅对英特尔可见 — GUID: oms1502818895973
Ixiasoft
1.9.3. 规划阶段后验证外设(I/O)
Compiler在Plan阶段开始外设布局,并报告关于外设单元,如I/O管脚和PLL的数据。Plan阶段后,先查看Compilation Report评估外设单元布局,随后才进入下一编译阶段。
图 93. 规划阶段外设布局消息
- Compilation Dashboard中,点击Plan阶段。
- Compilation Report中,在Plan Stage文件夹下,点击Input Pins,Output Pins,I/O Bank Usage,PLL Usage Summary或其他报告。验证I/O管脚属性,例如,物理管脚位置, I/O标准和PLL布局。
图 94. 输入管脚报告
- 对于 Arria® 10和 Cyclone® 10 GX设计,请点击Global & Other Fast Signals Summary报告以验证被Compiler提升为全局时钟的时钟。 Stratix® 10和 Agilex™ 7设计的Plan阶段后就进行时钟规划。
图 95. 全局和其他快速信号报告显示时钟提升( Intel® Arria® 10和 Intel® Cyclone® 10 GX FPGAs)