仅对英特尔可见 — GUID: jbr1444084511427
Ixiasoft
1.1. 编译概述
1.2. 使用Compilation Dashboard
1.3. 设计网表基础设施
1.4. 使用Node Finder
1.5. Precompiled Component (PCC)生成流程
1.6. Analysis & Elaboration流程
1.7. 设计综合
1.8. 设计布局和布线
1.9. 增量式优化流程
1.10. 快进编译流程(Fast-Forward Compilation Flow)
1.11. 完整编译流程(Full Compilation Flow)
1.12. 编译监控模式
1.13. 导出编译结果
1.14. 集成其他EDA工具
1.15. Compiler优化技术
1.16. 综合语言支持
1.17. 综合设置参考
1.18. Fitter设置参考
1.19. 设计编译修订历史
仅对英特尔可见 — GUID: jbr1444084511427
Ixiasoft
1.8. 设计布局和布线
Compiler的Fitter模块(quartus_fit)执行设计布局和路由选择。 布局和布线期间,Fitter鉴于您指定的Fitter设置和约束的同时确定目标FPGA器件中逻辑的最佳性能和路由选择。
默认情况下,Fitter选择适当的资源,互连通路和管脚位置。如果要将逻辑分配给特定器件资源,则Fitter会尝试匹配这些要求,然后适配并优化其余未约束的设计逻辑。如果Fitter无法适配当前目标器件中的设计,则Fitter将终止编译并发布错误消息。
Quartus® Prime专业版 Fitter引入一种将解析式和退火式布局技术相结合的混合型布局技术。解析式布局可确定初始数学性起始布局。随后退火技术对高资源利用率情境下的逻辑块布局进行细微调整。