仅对英特尔可见 — GUID: pso1479840755250
Ixiasoft
1.1. 编译概述
1.2. 使用Compilation Dashboard
1.3. 设计网表基础设施
1.4. 使用Node Finder
1.5. Precompiled Component (PCC)生成流程
1.6. Analysis & Elaboration流程
1.7. 设计综合
1.8. 设计布局和布线
1.9. 增量式优化流程
1.10. 快进编译流程(Fast-Forward Compilation Flow)
1.11. 完整编译流程(Full Compilation Flow)
1.12. 编译监控模式
1.13. 导出编译结果
1.14. 集成其他EDA工具
1.15. Compiler优化技术
1.16. 综合语言支持
1.17. 综合设置参考
1.18. Fitter设置参考
1.19. 设计编译修订历史
仅对英特尔可见 — GUID: pso1479840755250
Ixiasoft
2.5.1. 使用Chip Planner识别布线拥塞
识别设计中布线拥塞的区域:
- 点击Tools > Chip Planner。
- 在Chip Planner中查看布线拥塞,双击Tasks列表中的Report Routing Utilization命令。
- 在Report Routing Utilization对话框中点击Preview以预览默认拥堵显示。
- 更改Routing utilization type以显示指定资源拥塞。默认显示使用深蓝表示0%拥塞,红色表示100%。
- 调整Threshold percentage滑块更改拥塞阈值水平。
Quartus® Prime编译消息包含有关平均和峰值互连使用情况的信息。峰值互连使用率超过75%或平均互连使用超过60%表示可能您的设计难以适配。同样,峰值互连使用超过90%或平均互连超过75%,则表明很可能无法获得有效适配。