仅对英特尔可见 — GUID: mwh1410471200112
Ixiasoft
1.1. 编译概述
1.2. 使用Compilation Dashboard
1.3. 设计网表基础设施
1.4. 使用Node Finder
1.5. Precompiled Component (PCC)生成流程
1.6. Analysis & Elaboration流程
1.7. 设计综合
1.8. 设计布局和布线
1.9. 增量式优化流程
1.10. 快进编译流程(Fast-Forward Compilation Flow)
1.11. 完整编译流程(Full Compilation Flow)
1.12. 编译监控模式
1.13. 导出编译结果
1.14. 集成其他EDA工具
1.15. Compiler优化技术
1.16. 综合语言支持
1.17. 综合设置参考
1.18. Fitter设置参考
1.19. 设计编译修订历史
仅对英特尔可见 — GUID: mwh1410471200112
Ixiasoft
2.5. 缩短布线时间
布线时间通常不是编译时间的重要部分。 设计的布线所需要的时间取决于三个因素:器件体系结构,器件中设计的布局和设计中不同路径之间的连接性。
如果您的设计需要很长时间进行布线,请执行以下一项或多项操作:
- 检查布线拥塞。
- 关闭Fitter Aggressive Routability Optimization。