仅对英特尔可见 — GUID: syu1484866705904
Ixiasoft
1.1. 编译概述
1.2. 使用Compilation Dashboard
1.3. 设计网表基础设施
1.4. 使用Node Finder
1.5. Precompiled Component (PCC)生成流程
1.6. Analysis & Elaboration流程
1.7. 设计综合
1.8. 设计布局和布线
1.9. 增量式优化流程
1.10. 快进编译流程(Fast-Forward Compilation Flow)
1.11. 完整编译流程(Full Compilation Flow)
1.12. 编译监控模式
1.13. 导出编译结果
1.14. 集成其他EDA工具
1.15. Compiler优化技术
1.16. 综合语言支持
1.17. 综合设置参考
1.18. Fitter设置参考
1.19. 设计编译修订历史
仅对英特尔可见 — GUID: syu1484866705904
Ixiasoft
1.10.3.2. HyperFlex设置
HyperFlex设置页控制Fast Forward Compilation分析和报告 Hyperflex® 体系结构中特定逻辑结构的结果。可点击Assignments > Settings > HyperFlex访问该页。 开启Run Fast Forward Timing Closure Recommendations during compilation使能编译流程中默认Fast Forward分析。访问如下其他设置,点击Advanced Settings。
选项 | 说明 |
---|---|
Fast Forward Compile Asynchronous Clears | 指定Fast Forward分析如何确定具有异步清零信号的寄存器。选项包括:
|
Fast Forward Compile Cut All Clock Transfers | 削减Fast Forward Compilation分析中的所有时钟传输。 |
Fast Forward Compile Fully Registered DSP Blocks | 指定Fast Forward分析如何确定限制性能的DSP块。使能该选项生成关于寄存所有DSP块后的结果。 |
Fast Forward Compile Fully Registered RAM Blocks | 指定Fast Forward分析如何确定限制性能的RAM块。使能该选项生成分析寄存所有模块后的情况。 |
Fast Forward Compile Maximum Additional Pipeline Stages | 指定Fast Forward编译可发现的最大流水线阶段数。 |
Fast Forward Compile User Preserve Directives | 指定Fast Forward编译如何确定来自用户保留指令的限制。 |