仅对英特尔可见 — GUID: ama1656948059706
Ixiasoft
1.1. 编译概述
1.2. 使用Compilation Dashboard
1.3. 设计网表基础设施
1.4. 使用Node Finder
1.5. Precompiled Component (PCC)生成流程
1.6. Analysis & Elaboration流程
1.7. 设计综合
1.8. 设计布局和布线
1.9. 增量式优化流程
1.10. 快进编译流程(Fast-Forward Compilation Flow)
1.11. 完整编译流程(Full Compilation Flow)
1.12. 编译监控模式
1.13. 导出编译结果
1.14. 集成其他EDA工具
1.15. Compiler优化技术
1.16. 综合语言支持
1.17. 综合设置参考
1.18. Fitter设置参考
1.19. 设计编译修订历史
仅对英特尔可见 — GUID: ama1656948059706
Ixiasoft
1.7.3.1. 寄存SDC-on-RTL SDC文件
对于综合后静态时序分析 (STA),您的设计必须包含相关的SDC-on-RTL SDC文件。您可以使用GUI从File Properties对话框寄存当前工程的SDC-on-RTL文件,通过将其类型指定为SDC File Targeting RTL names来完成寄存,如下图所示:
图 40. 寄存SDC-on-RTL SDC文件

注: 或者还可以从Timing Analyzer的Constraints > Read SDC File选项将SDC-on-RTL文件与您的工程关联起来。
通过以下 RTL_SDC_FILE 约束,将SDC-on-RTL文件与 Quartus® Prime软件工程寄存起来:
set_global_assignment -name RTL_SDC_FILE sdc_on_rtl_file.sdc
注: 尽管您可以使用任何文件扩展名, Intel® 建议使用intuitive(直观的)文件扩展,例如,rtlsdc。如果您的设计中同时使用SDC-on-RTL SDC文件与传统 Quartus® Prime软件SDC文件,这样就有助于将两者区分开来。