仅对英特尔可见 — GUID: mtr1430270795869
Ixiasoft
2.4.2.1. 高速时钟域(High-Speed Clock Domains)
2.4.2.2. 重构回路(Restructuring Loops)
2.4.2.3. 控制信号反压(Control Signal Backpressure)
2.4.2.4. 使用FIFO状态信号的流程控制
2.4.2.5. 包含skid缓冲器的流程控制
2.4.2.6. Read-Modify-Write存储器
2.4.2.7. 计数器和累加器
2.4.2.8. 状态机
2.4.2.9. 储存器
2.4.2.10. DSP模块
2.4.2.11. 一般逻辑
2.4.2.12. 求模与除法
2.4.2.13. 复位
2.4.2.14. 硬件重用
2.4.2.15. 算法要求
2.4.2.16. FIFO
2.4.2.17. 三元加法器(Ternary Adders)
5.2.1. 不足的寄存器(insufficient Registers)
5.2.2. 短路径/长路径(short path/long path)
5.2.3. 快进限制(Fast Forward Limit)
5.2.4. 回路(loop)
5.2.5. 每个时钟域一个关键链
5.2.6. 相关时钟组中的关键链
5.2.7. 复杂的关键链
5.2.8. 延伸到可定位的节点
5.2.9. 域边界入口和域边界出口(Domain Boundary Entry and Domain Boundary Exit)
5.2.10. 包括双时钟存储器的关键链
5.2.11. 关键链比特和总线
5.2.12. 延迟线
仅对英特尔可见 — GUID: mtr1430270795869
Ixiasoft
5.2.7. 复杂的关键链
复杂的关键链由几个由连接点连接的的分段组成。在Fitter报告的Register ID列中,连接点用一个正整数表示。连接点列在关键链中的分段末尾,表示分段发散或收敛的位置。当在基于行的文本报告中列出链时,连接点表示链段之间的连接。连接点对应于电路中的单元,并显示它们如何连接到其他单元以形成一条关键链。
以下示例使用下表中的关键链样例显示连接点如何与电路连接相对应。
Path Info | Register | Register ID | Element |
---|---|---|---|
REG | #1 | a | |
b | |||
REG | #2 | c | |
------------ | ------------ | ------------ | ------------ |
REG | #3 | d | |
e | |||
REG | #2 | c | |
------------ | ------------ | ------------ | ------------ |
REG | #3 | d | |
f | |||
REG | #4 | g | |
------------ | ------------ | ------------ | ------------ |
g | |||
h | |||
a |
图 118. 关键链样例的可视化表示图中的每个圆都包含关键链表中的单元名称和连接点编号。
对于长关键链,对关键链的较小部分进行优化。重编译设计并分析关键链中的变化。请参考优化环路来了解使用其他方法来优化关键链的一部分。