仅对英特尔可见 — GUID: eeu1599185626191
Ixiasoft
2.1. 英特尔Agilex® 7 M系列M20K模块中的Fabric Network-On-Chip(NoC)
2.2. 英特尔Agilex® 7嵌入式存储器模块中的字节使能(Byte Enable)
2.3. 地址时钟使能支持
2.4. 异步清零和同步清零
2.5. 存储模块错误纠正编码(ECC)支持
2.6. 英特尔Agilex® 7嵌入式存储器时钟模式
2.7. 英特尔Agilex® 7嵌入式存储器配置
2.8. Force-to-Zero(强制归零)
2.9. Coherent(一致性)读存储器
2.10. 冻结逻辑(Freeze logic)
2.11. 真双端口双时钟仿真器
2.12. 读和写地址寄存器的初始值
2.13. M20K模块中的时序/功耗优化功能
2.14. 英特尔Agilex® 7支持的嵌入式存储器IP
4.3.1. FIFO Intel® FPGA IP的发布信息
4.3.2. 配置方法
4.3.3. 规范
4.3.4. FIFO功能时序要求
4.3.5. SCFIFO ALMOST_EMPTY功能时序
4.3.6. FIFO输出状态标志和延迟
4.3.7. FIFO亚稳性保护及相关选项
4.3.8. FIFO同步清零和异步清零效果
4.3.9. SCFIFO和DCFIFO Show-Ahead模式
4.3.10. 不同的输入和输出宽度
4.3.11. DCFIFO时序约束设置
4.3.12. 手动例化的编码实例
4.3.13. 设计实例
4.3.14. 时钟域交叉处的格雷码(Gray-Code)计数器传输
4.3.15. 嵌入式存储器ECC功能指南
4.3.16. FIFO Intel® FPGA IP参数
4.3.17. 复位方案(reset scheme)
仅对英特尔可见 — GUID: eeu1599185626191
Ixiasoft
4.4. 移位寄存器(基于RAM) Intel® FPGA IP
Shift Register(基于RAM) Intel® FPGA IP包含传统移位寄存器中没有的功能。使用标准触发器实现的传统移位寄存器将许多逻辑单元用于大型移位寄存器。Shift Register (RAM-based) Intel® FPGA IP在器件存储器块中实现,节省逻辑单元和布线资源。在需要局部数据存储的数字信号处理(DSP)应用等复杂设计中,实现Shift Register(基于RAM) Intel® FPGA IP作为移位寄存器更为高效。
Shift Register(基于RAM) Intel® FPGA IP是一个带抽头(tap)的参数化移位寄存器。该抽头在移位寄存器链中的某些点上提供来自移位寄存器的数据输出。可添加额外的逻辑,将这些抽头的输出用于之后的应用程序中。IP的输出抽头功能对于Linear Feedback Shift Register (LFSR)和Finite Impulse Response (FIR)滤波器非常有用。