仅对英特尔可见 — GUID: eis1414475131951
Ixiasoft
2.1. 英特尔Agilex® 7 M系列M20K模块中的Fabric Network-On-Chip(NoC)
2.2. 英特尔Agilex® 7嵌入式存储器模块中的字节使能(Byte Enable)
2.3. 地址时钟使能支持
2.4. 异步清零和同步清零
2.5. 存储模块错误纠正编码(ECC)支持
2.6. 英特尔Agilex® 7嵌入式存储器时钟模式
2.7. 英特尔Agilex® 7嵌入式存储器配置
2.8. Force-to-Zero(强制归零)
2.9. Coherent(一致性)读存储器
2.10. 冻结逻辑(Freeze logic)
2.11. 真双端口双时钟仿真器
2.12. 读和写地址寄存器的初始值
2.13. M20K模块中的时序/功耗优化功能
2.14. 英特尔Agilex® 7支持的嵌入式存储器IP
4.3.1. FIFO Intel® FPGA IP的发布信息
4.3.2. 配置方法
4.3.3. 规范
4.3.4. FIFO功能时序要求
4.3.5. SCFIFO ALMOST_EMPTY功能时序
4.3.6. FIFO输出状态标志和延迟
4.3.7. FIFO亚稳性保护及相关选项
4.3.8. FIFO同步清零和异步清零效果
4.3.9. SCFIFO和DCFIFO Show-Ahead模式
4.3.10. 不同的输入和输出宽度
4.3.11. DCFIFO时序约束设置
4.3.12. 手动例化的编码实例
4.3.13. 设计实例
4.3.14. 时钟域交叉处的格雷码(Gray-Code)计数器传输
4.3.15. 嵌入式存储器ECC功能指南
4.3.16. FIFO Intel® FPGA IP参数
4.3.17. 复位方案(reset scheme)
仅对英特尔可见 — GUID: eis1414475131951
Ixiasoft
4.3.10. 不同的输入和输出宽度
如果宽度比率有效,那么DCFIFO_MIXED_WIDTHS功能支持不同的写输入数据和读输出数据宽度。如果输入和输出数据宽度的组合产生无效比率,则FIFO参数编辑器将提示错误消息。支持的宽度比率为2的幂,并取决于RAM。
IP核支持具有狭窄读端口的宽阔写端口,反之亦然。下表列出了 英特尔Agilex® 7 器件当前支持的混合宽度比率:
器件系列 | 有效宽度比率 |
---|---|
英特尔Agilex® 7 | 1, 2, 4, 8, 16和32 |
图 39. 写入16比特字和读取8比特字该图显示了一个宽阔写端口(16-bit输入)和一个狭窄读端口(8-bit输出)的实例。

在此示例中,读端口的运行频率是写端口的两倍。将两个16-bit字写入到FIFO缓存中,wrusedw标志增加到2,rusedw标志增加到4。四个8比特读操作清空FIFO缓存。读取从写入的16比特字的最低有效8比特开始,然后是最高有效8比特。
图 40. 写入8-bit字和读取16-bit字该图显示了一个狭窄写端口(8-bit输入)和一个宽阔读端口(16-bit输出)的实例。

在此示例中,读端口的工作频率为写端口的一半。将四个8-bit字写入到FIFO缓存中,wrusedw标志增加到4,rusedw标志增加到2。两个16-bit读操作清空FIFO。写入的第一个和第二个8-bit字分别等于16-bit输出字的LSB和MSB。rdempty信号保持置位状态,直到在窄写端口上写入足够的字以填满宽读端口上的整个字为止。