仅对英特尔可见 — GUID: sss1456821041915
Ixiasoft
2.1. 英特尔Agilex® 7 M系列M20K模块中的Fabric Network-On-Chip(NoC)
2.2. 英特尔Agilex® 7嵌入式存储器模块中的字节使能(Byte Enable)
2.3. 地址时钟使能支持
2.4. 异步清零和同步清零
2.5. 存储模块错误纠正编码(ECC)支持
2.6. 英特尔Agilex® 7嵌入式存储器时钟模式
2.7. 英特尔Agilex® 7嵌入式存储器配置
2.8. Force-to-Zero(强制归零)
2.9. Coherent(一致性)读存储器
2.10. 冻结逻辑(Freeze logic)
2.11. 真双端口双时钟仿真器
2.12. 读和写地址寄存器的初始值
2.13. M20K模块中的时序/功耗优化功能
2.14. 英特尔Agilex® 7支持的嵌入式存储器IP
4.3.1. FIFO Intel® FPGA IP的发布信息
4.3.2. 配置方法
4.3.3. 规范
4.3.4. FIFO功能时序要求
4.3.5. SCFIFO ALMOST_EMPTY功能时序
4.3.6. FIFO输出状态标志和延迟
4.3.7. FIFO亚稳性保护及相关选项
4.3.8. FIFO同步清零和异步清零效果
4.3.9. SCFIFO和DCFIFO Show-Ahead模式
4.3.10. 不同的输入和输出宽度
4.3.11. DCFIFO时序约束设置
4.3.12. 手动例化的编码实例
4.3.13. 设计实例
4.3.14. 时钟域交叉处的格雷码(Gray-Code)计数器传输
4.3.15. 嵌入式存储器ECC功能指南
4.3.16. FIFO Intel® FPGA IP参数
4.3.17. 复位方案(reset scheme)
仅对英特尔可见 — GUID: sss1456821041915
Ixiasoft
4.3.11.2.1. SDC命令
SDC命令 | Fitter | Timing Analyzer | 建议的设置 |
---|---|---|---|
set_max_skew 33 | 限制multi-bit CDC路径中触发器(flop)的布局布线,以满足比特之间指定的偏斜要求。 | 分析是否完全满足指定的偏斜要求。时钟以及数据路径都被考虑在内。 |
设置为少于1个启动时钟。 |
set_net_delay | 类似于set_max_skew但没有考虑时钟偏斜。 确保交叉延迟有边界限制。 |
分析是否完全满足指定的网络延迟要求。时钟以及数据路径都被考虑在内。 |
当前设置为小于1个锁存时钟。 34 |
set_min_delay/set_max_delay | 通过模仿set_false_path命令但不覆盖其他SDC来放松fitter工作。 35 |
为了放宽建立/保持检查的时序分析以确保不会失败。 36 |
对于max/min,当前设置为100ns/-100ns。 37 |
33 可能会对没有Timing Analyzer 2的较旧Quartus版本产生显著的编译时间影响。
34 对于高级用户,可以根据设计微调该值。例如,如果设计能够容忍较长的交叉延迟(满和空状态将被延迟),则可以放宽要求。
35 如果没有set_false_path(它具有最高优先级,可能会导致很长的插入延迟),Fitter会尝试满足极度过度约束的默认建立/保持。
36 如果没有set_false_path,则会将分析CDC路径作为默认建立/保持,即,极度过度约束。
37 相比set_false_path,在您观察CDC路径时,预计会有大约100 ns延迟。