仅对英特尔可见 — GUID: lme1487647153591
Ixiasoft
2.1. 英特尔Agilex® 7 M系列M20K模块中的Fabric Network-On-Chip(NoC)
2.2. 英特尔Agilex® 7嵌入式存储器模块中的字节使能(Byte Enable)
2.3. 地址时钟使能支持
2.4. 异步清零和同步清零
2.5. 存储模块错误纠正编码(ECC)支持
2.6. 英特尔Agilex® 7嵌入式存储器时钟模式
2.7. 英特尔Agilex® 7嵌入式存储器配置
2.8. Force-to-Zero(强制归零)
2.9. Coherent(一致性)读存储器
2.10. 冻结逻辑(Freeze logic)
2.11. 真双端口双时钟仿真器
2.12. 读和写地址寄存器的初始值
2.13. M20K模块中的时序/功耗优化功能
2.14. 英特尔Agilex® 7支持的嵌入式存储器IP
4.3.1. FIFO Intel® FPGA IP的发布信息
4.3.2. 配置方法
4.3.3. 规范
4.3.4. FIFO功能时序要求
4.3.5. SCFIFO ALMOST_EMPTY功能时序
4.3.6. FIFO输出状态标志和延迟
4.3.7. FIFO亚稳性保护及相关选项
4.3.8. FIFO同步清零和异步清零效果
4.3.9. SCFIFO和DCFIFO Show-Ahead模式
4.3.10. 不同的输入和输出宽度
4.3.11. DCFIFO时序约束设置
4.3.12. 手动例化的编码实例
4.3.13. 设计实例
4.3.14. 时钟域交叉处的格雷码(Gray-Code)计数器传输
4.3.15. 嵌入式存储器ECC功能指南
4.3.16. FIFO Intel® FPGA IP参数
4.3.17. 复位方案(reset scheme)
仅对英特尔可见 — GUID: lme1487647153591
Ixiasoft
3.2. 考虑并发读取行为
英特尔Agilex® 7嵌入式存储器模块使用同一地址上的双并发写操作提供损坏和非损坏的硬件行为。如果在true dual-port和single quad-port模式下使用存储器模块,则适合使用此功能。
默认情况下,在同一地址双重并发写入会造成存储器模块损坏。要在存储器模块中显示为一个无损坏的硬件行为,需要在仿真器设置脚本文件中包含用户定义的选项“ENA_NON_CORRUPT = 1”。
当出现双重并发写入时,物理仿真使用时分复用法(time-division multiplexing method)将相同数据宽度的Port A和Port B多路复用在一起。这样,Port B的值将首先被写入,然后在同一地址写入Port A的值。从而使得Port A的值被写入到存储器中。