仅对英特尔可见 — GUID: vgo1440056605536
Ixiasoft
2.1. 英特尔Agilex® 7 M系列M20K模块中的Fabric Network-On-Chip(NoC)
2.2. 英特尔Agilex® 7嵌入式存储器模块中的字节使能(Byte Enable)
2.3. 地址时钟使能支持
2.4. 异步清零和同步清零
2.5. 存储模块错误纠正编码(ECC)支持
2.6. 英特尔Agilex® 7嵌入式存储器时钟模式
2.7. 英特尔Agilex® 7嵌入式存储器配置
2.8. Force-to-Zero(强制归零)
2.9. Coherent(一致性)读存储器
2.10. 冻结逻辑(Freeze logic)
2.11. 真双端口双时钟仿真器
2.12. 读和写地址寄存器的初始值
2.13. M20K模块中的时序/功耗优化功能
2.14. 英特尔Agilex® 7支持的嵌入式存储器IP
4.3.1. FIFO Intel® FPGA IP的发布信息
4.3.2. 配置方法
4.3.3. 规范
4.3.4. FIFO功能时序要求
4.3.5. SCFIFO ALMOST_EMPTY功能时序
4.3.6. FIFO输出状态标志和延迟
4.3.7. FIFO亚稳性保护及相关选项
4.3.8. FIFO同步清零和异步清零效果
4.3.9. SCFIFO和DCFIFO Show-Ahead模式
4.3.10. 不同的输入和输出宽度
4.3.11. DCFIFO时序约束设置
4.3.12. 手动例化的编码实例
4.3.13. 设计实例
4.3.14. 时钟域交叉处的格雷码(Gray-Code)计数器传输
4.3.15. 嵌入式存储器ECC功能指南
4.3.16. FIFO Intel® FPGA IP参数
4.3.17. 复位方案(reset scheme)
仅对英特尔可见 — GUID: vgo1440056605536
Ixiasoft
2.2. 英特尔Agilex® 7嵌入式存储器模块中的字节使能(Byte Enable)
英特尔Agilex® 7嵌入式存储器模块支持字节使能控制。
- 字节使能控制屏蔽输入数据,以便仅写入数据中的指定字节。未写入的字节保留之前写入的值。
- 写使能(wren)信号与字节使能(byteena)信号一起控制嵌入式存储器模块上的写操作。默认情况下,byteena信号是高电平(使能),并且仅由wren信号控制写操作。
- 字节使能寄存器没有clear端口。
- byteena信号的LSB对应于数据总线的LSB。
- 字节使能信号为高电平有效(active high)。
- 字节使能信号的字节宽度可能因您在嵌入式存储器IP参数编辑器中选择的存储器模块而异。