仅对英特尔可见 — GUID: vgo1459220305612
Ixiasoft
2.1. 英特尔Agilex® 7 M系列M20K模块中的Fabric Network-On-Chip(NoC)
2.2. 英特尔Agilex® 7嵌入式存储器模块中的字节使能(Byte Enable)
2.3. 地址时钟使能支持
2.4. 异步清零和同步清零
2.5. 存储模块错误纠正编码(ECC)支持
2.6. 英特尔Agilex® 7嵌入式存储器时钟模式
2.7. 英特尔Agilex® 7嵌入式存储器配置
2.8. Force-to-Zero(强制归零)
2.9. Coherent(一致性)读存储器
2.10. 冻结逻辑(Freeze logic)
2.11. 真双端口双时钟仿真器
2.12. 读和写地址寄存器的初始值
2.13. M20K模块中的时序/功耗优化功能
2.14. 英特尔Agilex® 7支持的嵌入式存储器IP
4.3.1. FIFO Intel® FPGA IP的发布信息
4.3.2. 配置方法
4.3.3. 规范
4.3.4. FIFO功能时序要求
4.3.5. SCFIFO ALMOST_EMPTY功能时序
4.3.6. FIFO输出状态标志和延迟
4.3.7. FIFO亚稳性保护及相关选项
4.3.8. FIFO同步清零和异步清零效果
4.3.9. SCFIFO和DCFIFO Show-Ahead模式
4.3.10. 不同的输入和输出宽度
4.3.11. DCFIFO时序约束设置
4.3.12. 手动例化的编码实例
4.3.13. 设计实例
4.3.14. 时钟域交叉处的格雷码(Gray-Code)计数器传输
4.3.15. 嵌入式存储器ECC功能指南
4.3.16. FIFO Intel® FPGA IP参数
4.3.17. 复位方案(reset scheme)
仅对英特尔可见 — GUID: vgo1459220305612
Ixiasoft
4.1.5. ROM: 1-PORT Intel® FPGA IP参数
此表列出了ROM: 1-PORT Intel® FPGA IP的参数。
参数 | 合法值 | 描述 | |
---|---|---|---|
Parameter Settings: General Page(参数设置:通用页面) | |||
How wide should the ‘q’ output bus be?(‘q’输出总线的应有宽) | — | 指定‘q’输出总线的宽度。 | |
How many words of memory? | — | 指定字的数量。 | |
What should the memory block type be?(存储器模块应为什么类型) | Auto, MLAB, M20K | 指定存储器模块类型。可选择的存储器模块类型取决于您的目标器件。 | |
Set the maximum block depth to(模块最大深度设置为) |
|
以字为单位指定模块最大深度。 | |
Which clocking method would you like to use?(想要使用的钟控方法) |
|
指定要使用的钟控方法(clocking method)。
|
|
Parameter Settings: Regs/Clken/Aclrs | |||
Which ports should be registered?
The following options are available:
|
On/Off | 指定是否寄存输入和输出端口。 | |
Use clock enable for port A output registers | On/Off | 指定是否将时钟使能用于端口A输入寄存器。 | |
Use clock enable for port A output registers | On/Off | 指定是否对端口A输出寄存器使用时钟使能。 | |
Create an ‘addressstall_a’ input port | On/Off | 指定是否创建一个addressstall_a输入端口。您可以创建此端口以用作地址寄存器的一个额外的低电平有效时钟使能输入。 | |
Create an ‘aclr’ asynchronous clear for the registered ports. The following options are available:
|
On/Off | 指定寄存的端口是否受异步清零端口影响。 | |
Create a ‘sclr’ asynchronous clear for the registered ports.
|
On/Off | 指定q端口是否受同步清零端口影响。 | |
Create an ‘rden’ read enable signal | On/Off | 指定是否创建一个读使能信号。 | |
Parameter Settings: Mem Init | |||
Do you want to specify the initial content of the memory? |
|
指定存储器的初始化内容。 ROM模式中,必须指定一个存储器初始化文件(.mif)或十六进制(英特尔格式)文件(.hex)。Yes, use this file for the memory content data选项默认情况下是开启的。 |
|
Parameter Settings: Performance Optimization | |||
Enable Force-to-Zero | On/Off | 在解除置位读使能信号时指定是否将输出设置成零。 当所选的存储器深度大于一个存储器模块时,使能此功能将有助于提高胶合逻辑性能。 |
|
Which timing/power optimization option do you want to use?(要使用的时序/功率优化选项) |
|
指定要使用的时序/功耗优化选项。仅当您在 英特尔Agilex® 7器件上选择M20K存储器类型时,该选项才可用。 |