仅对英特尔可见 — GUID: lol1677569090075
Ixiasoft
2.1. 英特尔Agilex® 7 M系列M20K模块中的Fabric Network-On-Chip(NoC)
2.2. 英特尔Agilex® 7嵌入式存储器模块中的字节使能(Byte Enable)
2.3. 地址时钟使能支持
2.4. 异步清零和同步清零
2.5. 存储模块错误纠正编码(ECC)支持
2.6. 英特尔Agilex® 7嵌入式存储器时钟模式
2.7. 英特尔Agilex® 7嵌入式存储器配置
2.8. Force-to-Zero(强制归零)
2.9. Coherent(一致性)读存储器
2.10. 冻结逻辑(Freeze logic)
2.11. 真双端口双时钟仿真器
2.12. 读和写地址寄存器的初始值
2.13. M20K模块中的时序/功耗优化功能
2.14. 英特尔Agilex® 7支持的嵌入式存储器IP
4.3.1. FIFO Intel® FPGA IP的发布信息
4.3.2. 配置方法
4.3.3. 规范
4.3.4. FIFO功能时序要求
4.3.5. SCFIFO ALMOST_EMPTY功能时序
4.3.6. FIFO输出状态标志和延迟
4.3.7. FIFO亚稳性保护及相关选项
4.3.8. FIFO同步清零和异步清零效果
4.3.9. SCFIFO和DCFIFO Show-Ahead模式
4.3.10. 不同的输入和输出宽度
4.3.11. DCFIFO时序约束设置
4.3.12. 手动例化的编码实例
4.3.13. 设计实例
4.3.14. 时钟域交叉处的格雷码(Gray-Code)计数器传输
4.3.15. 嵌入式存储器ECC功能指南
4.3.16. FIFO Intel® FPGA IP参数
4.3.17. 复位方案(reset scheme)
仅对英特尔可见 — GUID: lol1677569090075
Ixiasoft
3.10. M20K嵌入式存储器块输入时钟质量要求
所选存储器块的稳定输入时钟对于确保 英特尔Agilex® 7嵌入式存储器设计的成功非常重要。
- 英特尔建议使用PLL生成的时钟来确保嵌入式存储器块有干净且无干扰的时钟源。
- 建议不要将PLL生成的时钟路由到任何其他可能引入毛刺的组合用户逻辑。
- 对于任何时钟切换事件,请确保是同步时钟切换,以避免向时钟路径引入任何故障。
- 如果您需要使用外部I/O引脚或外部时钟源,则需要确保其无故障,以避免出现任何性能问题。如有必要,请使用Embedded Memory(嵌入式存储器)或时钟控制(Clock Control)IP中提供的时钟门控功能。
有关最佳时钟性能的更多信息,请参阅英特尔Quartus Prime Pro版用户指南:设计建议中的优化时钟方案和 英特尔Agilex® 7 时钟和PLL用户指南了解有关时钟和PLL的设计指导。