英特尔Agilex® 7嵌入式存储器用户指南

ID 683241
日期 4/10/2023
Public
文档目录

3.10. M20K嵌入式存储器块输入时钟质量要求

所选存储器块的稳定输入时钟对于确保 英特尔Agilex® 7嵌入式存储器设计的成功非常重要。
  • 英特尔建议使用PLL生成的时钟来确保嵌入式存储器块有干净且无干扰的时钟源。
  • 建议不要将PLL生成的时钟路由到任何其他可能引入毛刺的组合用户逻辑。
  • 对于任何时钟切换事件,请确保是同步时钟切换,以避免向时钟路径引入任何故障。
  • 如果您需要使用外部I/O引脚或外部时钟源,则需要确保其无故障,以避免出现任何性能问题。如有必要,请使用Embedded Memory(嵌入式存储器)或时钟控制(Clock Control)IP中提供的时钟门控功能。

有关最佳时钟性能的更多信息,请参阅英特尔Quartus Prime Pro版用户指南:设计建议中的优化时钟方案 英特尔Agilex® 7 时钟和PLL用户指南了解有关时钟和PLL的设计指导。