仅对英特尔可见 — GUID: vgo1440152012321
Ixiasoft
2.1. 英特尔Agilex® 7 M系列M20K模块中的Fabric Network-On-Chip(NoC)
2.2. 英特尔Agilex® 7嵌入式存储器模块中的字节使能(Byte Enable)
2.3. 地址时钟使能支持
2.4. 异步清零和同步清零
2.5. 存储模块错误纠正编码(ECC)支持
2.6. 英特尔Agilex® 7嵌入式存储器时钟模式
2.7. 英特尔Agilex® 7嵌入式存储器配置
2.8. Force-to-Zero(强制归零)
2.9. Coherent(一致性)读存储器
2.10. 冻结逻辑(Freeze logic)
2.11. 真双端口双时钟仿真器
2.12. 读和写地址寄存器的初始值
2.13. M20K模块中的时序/功耗优化功能
2.14. 英特尔Agilex® 7支持的嵌入式存储器IP
4.3.1. FIFO Intel® FPGA IP的发布信息
4.3.2. 配置方法
4.3.3. 规范
4.3.4. FIFO功能时序要求
4.3.5. SCFIFO ALMOST_EMPTY功能时序
4.3.6. FIFO输出状态标志和延迟
4.3.7. FIFO亚稳性保护及相关选项
4.3.8. FIFO同步清零和异步清零效果
4.3.9. SCFIFO和DCFIFO Show-Ahead模式
4.3.10. 不同的输入和输出宽度
4.3.11. DCFIFO时序约束设置
4.3.12. 手动例化的编码实例
4.3.13. 设计实例
4.3.14. 时钟域交叉处的格雷码(Gray-Code)计数器传输
4.3.15. 嵌入式存储器ECC功能指南
4.3.16. FIFO Intel® FPGA IP参数
4.3.17. 复位方案(reset scheme)
仅对英特尔可见 — GUID: vgo1440152012321
Ixiasoft
2.6. 英特尔Agilex® 7嵌入式存储器时钟模式
每种 英特尔Agilex® 7嵌入式存储器操作模式都有支持的时钟模式。
时钟模式 | 存储器模式 | |||||
---|---|---|---|---|---|---|
Single-Port(单端口) | Simple Dual-Port (简单双端口) | True Dual-Port(真双端口) | Simple Quad-Port(简单四端口) | Single-Port ROM(简单端口ROM) | Dual-Port ROM(双端口ROM) | |
Single clock mode(单一时钟模式) | 支持 | 支持 | 支持 | 支持 | 支持 | 支持 |
Read/write clock mode(读/写时钟模式) | N/A | 支持 | N/A 1 | N/A | N/A | N/A |
Input/output clock mode(输入/输出时钟模式) | 支持 | 支持 | 支持 | N/A2 | 支持 | 支持 |
注: 时钟使能信号支持用于MLAB模块上的写地址,字节使能和数据输入寄存器。
本章节内容
单一时钟模式(Single Clock Mode)
读/写时钟模式(Read/Write Clock Mode)
输入/输出时钟模式(Input/Output Clock Mode)
时钟模式下的异步/同步清零
同步读/写中的输出读数据
时钟模式下的独立时钟使能
1 读/写时钟模式是通过仿真的true dual-port(真双端口)完成。关于仿真的true dual-port的详细信息,请参阅True Dual Port Dual Clock Emulator部分。
2 输入和输出模式共享同一时钟。