仅对英特尔可见 — GUID: mhi1464702484831
Ixiasoft
2.1. 英特尔Agilex® 7 M系列M20K模块中的Fabric Network-On-Chip(NoC)
2.2. 英特尔Agilex® 7嵌入式存储器模块中的字节使能(Byte Enable)
2.3. 地址时钟使能支持
2.4. 异步清零和同步清零
2.5. 存储模块错误纠正编码(ECC)支持
2.6. 英特尔Agilex® 7嵌入式存储器时钟模式
2.7. 英特尔Agilex® 7嵌入式存储器配置
2.8. Force-to-Zero(强制归零)
2.9. Coherent(一致性)读存储器
2.10. 冻结逻辑(Freeze logic)
2.11. 真双端口双时钟仿真器
2.12. 读和写地址寄存器的初始值
2.13. M20K模块中的时序/功耗优化功能
2.14. 英特尔Agilex® 7支持的嵌入式存储器IP
4.3.1. FIFO Intel® FPGA IP的发布信息
4.3.2. 配置方法
4.3.3. 规范
4.3.4. FIFO功能时序要求
4.3.5. SCFIFO ALMOST_EMPTY功能时序
4.3.6. FIFO输出状态标志和延迟
4.3.7. FIFO亚稳性保护及相关选项
4.3.8. FIFO同步清零和异步清零效果
4.3.9. SCFIFO和DCFIFO Show-Ahead模式
4.3.10. 不同的输入和输出宽度
4.3.11. DCFIFO时序约束设置
4.3.12. 手动例化的编码实例
4.3.13. 设计实例
4.3.14. 时钟域交叉处的格雷码(Gray-Code)计数器传输
4.3.15. 嵌入式存储器ECC功能指南
4.3.16. FIFO Intel® FPGA IP参数
4.3.17. 复位方案(reset scheme)
仅对英特尔可见 — GUID: mhi1464702484831
Ixiasoft
4.2.2.1. eSRAM规格
下表总结了eSRAM 英特尔Agilex® FPGA IP的规格。
功能特性 | 详情 | 值 | 描述 |
---|---|---|---|
时钟频率 | -1 -2 -3 |
200 MHz - 750 MHz 200 MHz - 640 MHz 200 MHz - 500 MHz |
— |
Bank容量(Bank Capacity) | — |
64 Kb |
每个bank为(1024) 1K x64位 |
每个通道的bank数量 | — | 32 |
— |
通道容量(Channel Capacity) | — |
2.048 Mb |
— |
每个eSRAM的 端口数 | — | 4 |
每个端口由2个通道组成。 |
eSRAM容量 | — |
16.384 Mb |
— |
接口数据宽度(Interface Data Width) | — |
x64 |
最大宽度 |
读延迟6 | — |
7 +2 7 |
— |
写延迟 | — | 0 + 2 7 | 对eSRAM发送的写命令有一个零周期延迟。 |
功率(每eSRAM系统) | — |
Static: 192 mW(静态) Dynamic: 1.08 mW/MHz(动态) |
— |
6 读延迟是测量从接口上出现读命令到返回有效读数据的时间。
7 读/写延迟+2是因为寄存器与需要的eSRAM对接以满足布线和时序要求。