仅对英特尔可见 — GUID: eis1414476362210
Ixiasoft
2.1. 英特尔Agilex® 7 M系列M20K模块中的Fabric Network-On-Chip(NoC)
2.2. 英特尔Agilex® 7嵌入式存储器模块中的字节使能(Byte Enable)
2.3. 地址时钟使能支持
2.4. 异步清零和同步清零
2.5. 存储模块错误纠正编码(ECC)支持
2.6. 英特尔Agilex® 7嵌入式存储器时钟模式
2.7. 英特尔Agilex® 7嵌入式存储器配置
2.8. Force-to-Zero(强制归零)
2.9. Coherent(一致性)读存储器
2.10. 冻结逻辑(Freeze logic)
2.11. 真双端口双时钟仿真器
2.12. 读和写地址寄存器的初始值
2.13. M20K模块中的时序/功耗优化功能
2.14. 英特尔Agilex® 7支持的嵌入式存储器IP
4.3.1. FIFO Intel® FPGA IP的发布信息
4.3.2. 配置方法
4.3.3. 规范
4.3.4. FIFO功能时序要求
4.3.5. SCFIFO ALMOST_EMPTY功能时序
4.3.6. FIFO输出状态标志和延迟
4.3.7. FIFO亚稳性保护及相关选项
4.3.8. FIFO同步清零和异步清零效果
4.3.9. SCFIFO和DCFIFO Show-Ahead模式
4.3.10. 不同的输入和输出宽度
4.3.11. DCFIFO时序约束设置
4.3.12. 手动例化的编码实例
4.3.13. 设计实例
4.3.14. 时钟域交叉处的格雷码(Gray-Code)计数器传输
4.3.15. 嵌入式存储器ECC功能指南
4.3.16. FIFO Intel® FPGA IP参数
4.3.17. 复位方案(reset scheme)
仅对英特尔可见 — GUID: eis1414476362210
Ixiasoft
4.3.11.1. 嵌入式时序约束
使用英特尔 Quartus Prime Timing Analyzer及包含DCFIFO模块的设计时,应用以下false路径以避免同步寄存器中的时序故障:
- 对于从写入域到读取域的交叉路径,在delayed_wrptr_g与rs_dgwp寄存器之间应用一个false路径约束:
set_false_path -from [get_registers {*dcfifo*delayed_wrptr_g[*]}] -to [get_registers {*dcfifo*rs_dgwp*}]
- 对于从读取域到写入域的交叉路径,在rdptr_g与ws_dgrp寄存器之间应用一个fales路径约束:
set_false_path -from [get_registers {*dcfifo*rdptr_g[*]}] -to [get_registers {*dcfifo*ws_dgrp*}]
当编译设计时,通过HDL-embedded Synopsis design constraint (SDC)命令自动添加false路径约束。相关信息显示在Timing Analyzer报告下。
注: 这些约束是从内部应用的,但是不写入到Synopsis Design Constraint File (.sdc)中。要查看嵌入的false路径,请在Timing Analyzer GUI的控制台窗格中输入report_sdc。
如果使用英特尔 Quartus Prime Timing Analyzer,那么false路径自动应用于DCFIFO。
注: 如果在ALM中实现DCFIFO,则可以忽略从构成了存储器模块的DFFE阵列的数据路径到q输出寄存器的跨域时序违规。要确保q输出是有效,必须在rdempty信号解除置位后才对输出进行采样。