仅对英特尔可见 — GUID: sam1403478191102
Ixiasoft
5.1. Cyclone® V器件中每个封装的I/O资源
5.2. Cyclone® V器件的I/O纵向移植
5.3. Cyclone® V器件中的I/O标准支持
5.4. Cyclone® V器件的I/O设计指南
5.5. Cyclone® V器件中I/O Bank的位置
5.6. Cyclone® V器件中的I/O Bank组
5.7. Cyclone® V器件中的I/O单元结构
5.8. Cyclone® V器件中的可编程IOE特性
5.9. Cyclone® V器件中的片上I/O匹配
5.10. Cyclone® V器件的外部I/O匹配
5.11. 专用高速电路
5.12. Cyclone® V器件中的差分发送器
5.13. Cyclone® V器件中的差分接收器
5.14. 源同步时序预算
5.15. Cyclone® V器件中的I/O特性修订历史
仅对英特尔可见 — GUID: sam1403478191102
Ixiasoft
5.12.2. 旁路串化器以便DDR和SDR操作
可以旁路串化器,来支持DDR (x2)和SDR (x1)的操作,从而实现串化因子2和1。I/O单元(IOE)包含可在DDR或SDR模式中运行的两个数据输出寄存器。
图 108. 串行器旁路下图显示串化器旁路路径。在DDR模式中,tx_inclock对IOE寄存器提供时钟。在SDR模式中,数据直接通过IOE。SDR和DDR模式下,到IOE的数据位宽分别为1和2位。