仅对英特尔可见 — GUID: sam1403476302057
Ixiasoft
5.1. Cyclone® V器件中每个封装的I/O资源
5.2. Cyclone® V器件的I/O纵向移植
5.3. Cyclone® V器件中的I/O标准支持
5.4. Cyclone® V器件的I/O设计指南
5.5. Cyclone® V器件中I/O Bank的位置
5.6. Cyclone® V器件中的I/O Bank组
5.7. Cyclone® V器件中的I/O单元结构
5.8. Cyclone® V器件中的可编程IOE特性
5.9. Cyclone® V器件中的片上I/O匹配
5.10. Cyclone® V器件的外部I/O匹配
5.11. 专用高速电路
5.12. Cyclone® V器件中的差分发送器
5.13. Cyclone® V器件中的差分接收器
5.14. 源同步时序预算
5.15. Cyclone® V器件中的I/O特性修订历史
仅对英特尔可见 — GUID: sam1403476302057
Ixiasoft
2.5.1.4. 独立时钟模式
独立时钟模式下,每一个端口(端口A与端口B)分别使用单独的时钟。clock A控制端口A侧上的所有寄存器;而clock B则控制端口B侧上的所有寄存器。
注: 您可以对不同的输入和输出寄存器创建独立时钟使能,以控制特定寄存器的关闭,从而节省功耗。在参数编辑器中,点击More Options(clock enable选项旁)设置所需的独立时钟使能。