仅对英特尔可见 — GUID: sam1403477332627
Ixiasoft
5.1. Cyclone® V器件中每个封装的I/O资源
5.2. Cyclone® V器件的I/O纵向移植
5.3. Cyclone® V器件中的I/O标准支持
5.4. Cyclone® V器件的I/O设计指南
5.5. Cyclone® V器件中I/O Bank的位置
5.6. Cyclone® V器件中的I/O Bank组
5.7. Cyclone® V器件中的I/O单元结构
5.8. Cyclone® V器件中的可编程IOE特性
5.9. Cyclone® V器件中的片上I/O匹配
5.10. Cyclone® V器件的外部I/O匹配
5.11. 专用高速电路
5.12. Cyclone® V器件中的差分发送器
5.13. Cyclone® V器件中的差分接收器
5.14. 源同步时序预算
5.15. Cyclone® V器件中的I/O特性修订历史
仅对英特尔可见 — GUID: sam1403477332627
Ixiasoft
4.2.8.2. LVDS补偿模式
LVDS补偿模式的目的是保持内部串行器/解串器(SERDES)采集寄存器管脚上观察到相同的数据和时钟时序关系,除非时钟发生反转(180°相移)。因此,LVDS补偿模式能够对LVDS时钟网络的延迟以及以下两个数据通路之间的延迟差进行很好地补偿:
- 数据pin-to-SERDES采集寄存器
- 时钟输入pin-to-SERDES采集寄存器
输出计数器必须提供180°相移。
图 60. LVDS补偿模式下时钟与数据之间的相位关系实例