仅对英特尔可见 — GUID: sam1403477313613
Ixiasoft
5.1. Cyclone® V器件中每个封装的I/O资源
5.2. Cyclone® V器件的I/O纵向移植
5.3. Cyclone® V器件中的I/O标准支持
5.4. Cyclone® V器件的I/O设计指南
5.5. Cyclone® V器件中I/O Bank的位置
5.6. Cyclone® V器件中的I/O Bank组
5.7. Cyclone® V器件中的I/O单元结构
5.8. Cyclone® V器件中的可编程IOE特性
5.9. Cyclone® V器件中的片上I/O匹配
5.10. Cyclone® V器件的外部I/O匹配
5.11. 专用高速电路
5.12. Cyclone® V器件中的差分发送器
5.13. Cyclone® V器件中的差分接收器
5.14. 源同步时序预算
5.15. Cyclone® V器件中的I/O特性修订历史
仅对英特尔可见 — GUID: sam1403477313613
Ixiasoft
4.2.7.2. locked
PLL的locked信号输出可以指示如下情况:
- PLL已经锁定到参考时钟。
- PLL时钟输出在IP Catalog中设置的所需相位和频率上运行。
锁定检测电路(lock detection circuit)提供一个信号到内核逻辑。该信号可指明反馈时钟在相位以及频率上都已锁定到参考时钟。