仅对英特尔可见 — GUID: sam1403478287661
Ixiasoft
5.1. Cyclone® V器件中每个封装的I/O资源
5.2. Cyclone® V器件的I/O纵向移植
5.3. Cyclone® V器件中的I/O标准支持
5.4. Cyclone® V器件的I/O设计指南
5.5. Cyclone® V器件中I/O Bank的位置
5.6. Cyclone® V器件中的I/O Bank组
5.7. Cyclone® V器件中的I/O单元结构
5.8. Cyclone® V器件中的可编程IOE特性
5.9. Cyclone® V器件中的片上I/O匹配
5.10. Cyclone® V器件的外部I/O匹配
5.11. 专用高速电路
5.12. Cyclone® V器件中的差分发送器
5.13. Cyclone® V器件中的差分接收器
5.14. 源同步时序预算
5.15. Cyclone® V器件中的I/O特性修订历史
仅对英特尔可见 — GUID: sam1403478287661
Ixiasoft
5.13.2.1. LVDS接收器模式
输入串行数据寄存于左右两侧PLL产生的串行LVDS_diffioclk时钟的上升沿。
通过 Intel® Quartus® Prime IP Catalog来选择上升沿选项。由左侧和右侧PLL生成的LVDS_diffioclk时钟对数据重对齐和解串器模块提供时钟。
下图显示为 LVDS数据通路结构图。在SDR和DDR模式中,来自IOE的数据宽度分别是1位和2位。
图 113. LVDS模式中的接收器数据路径