仅对英特尔可见 — GUID: sam1403477074829
Ixiasoft
5.1. Cyclone® V器件中每个封装的I/O资源
5.2. Cyclone® V器件的I/O纵向移植
5.3. Cyclone® V器件中的I/O标准支持
5.4. Cyclone® V器件的I/O设计指南
5.5. Cyclone® V器件中I/O Bank的位置
5.6. Cyclone® V器件中的I/O Bank组
5.7. Cyclone® V器件中的I/O单元结构
5.8. Cyclone® V器件中的可编程IOE特性
5.9. Cyclone® V器件中的片上I/O匹配
5.10. Cyclone® V器件的外部I/O匹配
5.11. 专用高速电路
5.12. Cyclone® V器件中的差分发送器
5.13. Cyclone® V器件中的差分接收器
5.14. 源同步时序预算
5.15. Cyclone® V器件中的I/O特性修订历史
仅对英特尔可见 — GUID: sam1403477074829
Ixiasoft
4.1.5.2. 内部逻辑
可以使用LAB布线驱动每个GCLK,RCLK和水平PCLK 网络,并使用行时钟使能内部逻辑驱动高扇出、低偏斜信号。
注: 内部生成的GCLK,RCLK或者PCLK不能驱动 Cyclone® V PLL。PLL的输入时钟必须由专用时钟输入管脚,PLL馈入的GCLK或者PLL馈入的RCLK提供。