仅对英特尔可见 — GUID: sam1403476562249
Ixiasoft
5.1. Cyclone® V器件中每个封装的I/O资源
5.2. Cyclone® V器件的I/O纵向移植
5.3. Cyclone® V器件中的I/O标准支持
5.4. Cyclone® V器件的I/O设计指南
5.5. Cyclone® V器件中I/O Bank的位置
5.6. Cyclone® V器件中的I/O Bank组
5.7. Cyclone® V器件中的I/O单元结构
5.8. Cyclone® V器件中的可编程IOE特性
5.9. Cyclone® V器件中的片上I/O匹配
5.10. Cyclone® V器件的外部I/O匹配
5.11. 专用高速电路
5.12. Cyclone® V器件中的差分发送器
5.13. Cyclone® V器件中的差分接收器
5.14. 源同步时序预算
5.15. Cyclone® V器件中的I/O特性修订历史
仅对英特尔可见 — GUID: sam1403476562249
Ixiasoft
3.5.2. 预加器
Cyclone® V 器件
每个精度可调DSP模块有两个19-bit预加器。可对这些预加器进行如下配置:
- 两个独立的19-bit预加器
- 一个27-bit预加器
预加器支持以下输入配置的加减运算:
- 18 x 19模式的18-bit(有符号)加法或减法
- 18 x 19模式的17-bit(无符号)加法或减法
- 27 x 27模式的26-bit加法或减法