仅对英特尔可见 — GUID: sam1403476832125
Ixiasoft
5.1. Cyclone® V器件中每个封装的I/O资源
5.2. Cyclone® V器件的I/O纵向移植
5.3. Cyclone® V器件中的I/O标准支持
5.4. Cyclone® V器件的I/O设计指南
5.5. Cyclone® V器件中I/O Bank的位置
5.6. Cyclone® V器件中的I/O Bank组
5.7. Cyclone® V器件中的I/O单元结构
5.8. Cyclone® V器件中的可编程IOE特性
5.9. Cyclone® V器件中的片上I/O匹配
5.10. Cyclone® V器件的外部I/O匹配
5.11. 专用高速电路
5.12. Cyclone® V器件中的差分发送器
5.13. Cyclone® V器件中的差分接收器
5.14. 源同步时序预算
5.15. Cyclone® V器件中的I/O特性修订历史
仅对英特尔可见 — GUID: sam1403476832125
Ixiasoft
3.6.4. 与36-Bit输入相加的18 x 18乘法运算模式
Cyclone® V精度可调DSP模块支持一个与36-bit输入相加的18 x 18乘法运算。
使用顶部乘法器对18 x 18乘法提供输入,与此同时旁路底部乘法器。 datab_y1[17..0]和datab_y1[35..18]信号级联生成一个36-bit输入。
图 30. Cyclone® V 器件中与36-Bit输入相加的18 x 18乘法模式