仅对英特尔可见 — GUID: sam1403477656531
Ixiasoft
5.1. Cyclone® V器件中每个封装的I/O资源
5.2. Cyclone® V器件的I/O纵向移植
5.3. Cyclone® V器件中的I/O标准支持
5.4. Cyclone® V器件的I/O设计指南
5.5. Cyclone® V器件中I/O Bank的位置
5.6. Cyclone® V器件中的I/O Bank组
5.7. Cyclone® V器件中的I/O单元结构
5.8. Cyclone® V器件中的可编程IOE特性
5.9. Cyclone® V器件中的片上I/O匹配
5.10. Cyclone® V器件的外部I/O匹配
5.11. 专用高速电路
5.12. Cyclone® V器件中的差分发送器
5.13. Cyclone® V器件中的差分接收器
5.14. 源同步时序预算
5.15. Cyclone® V器件中的I/O特性修订历史
仅对英特尔可见 — GUID: sam1403477656531
Ixiasoft
5.8.9. 上拉电阻
每个I/O管脚在用户模式期间提供一个可选的可编程上拉电阻。该上拉电阻将I/O弱保持于VCCIO电平。如果使能该选项,则不可使用总线保持功能。
Cyclone® V器件仅支持用户I/O管脚上的可编程弱上拉电阻器。
对于带有内部上拉电阻器的专用配置管脚,专用时钟管脚,或JTAG管脚,这些电阻器值不可编程。您可在 Cyclone® V管脚连接指南中找到有关专用配置管脚,专用时钟管脚,或JTAG管脚内部上拉值的更多信息。