仅对英特尔可见 — GUID: sam1403476040888
Ixiasoft
5.1. Cyclone® V器件中每个封装的I/O资源
5.2. Cyclone® V器件的I/O纵向移植
5.3. Cyclone® V器件中的I/O标准支持
5.4. Cyclone® V器件的I/O设计指南
5.5. Cyclone® V器件中I/O Bank的位置
5.6. Cyclone® V器件中的I/O Bank组
5.7. Cyclone® V器件中的I/O单元结构
5.8. Cyclone® V器件中的可编程IOE特性
5.9. Cyclone® V器件中的片上I/O匹配
5.10. Cyclone® V器件的外部I/O匹配
5.11. 专用高速电路
5.12. Cyclone® V器件中的差分发送器
5.13. Cyclone® V器件中的差分接收器
5.14. 源同步时序预算
5.15. Cyclone® V器件中的I/O特性修订历史
仅对英特尔可见 — GUID: sam1403476040888
Ixiasoft
1.1. LAB
LAB是由一组逻辑资源组成的可配置逻辑块。每个LAB均包含将控制信号驱动到其ALM的专用逻辑。
MLAB是LAB的超集(superset),具备LAB的全部特性。
图 1. Cyclone® V器件中的LAB结构和互连概况该图显示了基于LAB互连的 Cyclone® V LAB和MLAB结构概况。