仅对英特尔可见 — GUID: sam1403476984282
Ixiasoft
5.1. Cyclone® V器件中每个封装的I/O资源
5.2. Cyclone® V器件的I/O纵向移植
5.3. Cyclone® V器件中的I/O标准支持
5.4. Cyclone® V器件的I/O设计指南
5.5. Cyclone® V器件中I/O Bank的位置
5.6. Cyclone® V器件中的I/O Bank组
5.7. Cyclone® V器件中的I/O单元结构
5.8. Cyclone® V器件中的可编程IOE特性
5.9. Cyclone® V器件中的片上I/O匹配
5.10. Cyclone® V器件的外部I/O匹配
5.11. 专用高速电路
5.12. Cyclone® V器件中的差分发送器
5.13. Cyclone® V器件中的差分接收器
5.14. 源同步时序预算
5.15. Cyclone® V器件中的I/O特性修订历史
仅对英特尔可见 — GUID: sam1403476984282
Ixiasoft
4.1.2.2. 局域时钟网络
RCLK网络只适用于它们驱动的象限。RCLK网络对包含在单一器件象限内的逻辑提供最低的时钟插入延迟和偏斜。 Cyclone® V IOE和给定象限内的内部逻辑也能够驱动RCLK,内部创建局域时钟和其他高扇出控制信号。
图 37. Cyclone® V E, GX和GT器件中的RCLK网络 此图是硅晶片的顶视图,对应于器件封装的反向图。
图 38. Cyclone® V SE, SX和ST器件中的RCLK网络 此图是硅晶片的顶视图,对应于器件封装的反向图。