仅对英特尔可见 — GUID: sam1403476157756
Ixiasoft
5.1. Cyclone® V器件中每个封装的I/O资源
5.2. Cyclone® V器件的I/O纵向移植
5.3. Cyclone® V器件中的I/O标准支持
5.4. Cyclone® V器件的I/O设计指南
5.5. Cyclone® V器件中I/O Bank的位置
5.6. Cyclone® V器件中的I/O Bank组
5.7. Cyclone® V器件中的I/O单元结构
5.8. Cyclone® V器件中的可编程IOE特性
5.9. Cyclone® V器件中的片上I/O匹配
5.10. Cyclone® V器件的外部I/O匹配
5.11. 专用高速电路
5.12. Cyclone® V器件中的差分发送器
5.13. Cyclone® V器件中的差分接收器
5.14. 源同步时序预算
5.15. Cyclone® V器件中的I/O特性修订历史
仅对英特尔可见 — GUID: sam1403476157756
Ixiasoft
1.2.2. 扩展LUT模式
该模式下,如果7-input功能为未寄存状态,则未使用的第8个输入可用于寄存器封装。
适合该模板的函数(如下图所示),通常在设计中以Verilog HDL或VHDL代码的“if-else”语句出现。
图 7. Cyclone® V器件的扩展LUT模式中支持的7-Input功能模板