仅对英特尔可见 — GUID: sam1403477289553
Ixiasoft
5.1. Cyclone® V器件中每个封装的I/O资源
5.2. Cyclone® V器件的I/O纵向移植
5.3. Cyclone® V器件中的I/O标准支持
5.4. Cyclone® V器件的I/O设计指南
5.5. Cyclone® V器件中I/O Bank的位置
5.6. Cyclone® V器件中的I/O Bank组
5.7. Cyclone® V器件中的I/O单元结构
5.8. Cyclone® V器件中的可编程IOE特性
5.9. Cyclone® V器件中的片上I/O匹配
5.10. Cyclone® V器件的外部I/O匹配
5.11. 专用高速电路
5.12. Cyclone® V器件中的差分发送器
5.13. Cyclone® V器件中的差分接收器
5.14. 源同步时序预算
5.15. Cyclone® V器件中的I/O特性修订历史
仅对英特尔可见 — GUID: sam1403477289553
Ixiasoft
4.2.4.1. 小数分频PLL使用
配置小数分频PLL以在整数模式或者增强的小数模式中运行。小数分频PLL能够最多能够使用 9个输出计数器和所有外部时钟输出。
小数分频PLL可用于:
- 降低电路板上所需要的振荡器数量
- 通过综合单一参考时钟源的多个时钟频率,减少FPGA中使用的时钟管脚
- 补偿时钟网络延迟
- 零延迟缓存
- 收发器的传输时钟