仅对英特尔可见 — GUID: sam1403477053325
Ixiasoft
5.1. Cyclone® V器件中每个封装的I/O资源
5.2. Cyclone® V器件的I/O纵向移植
5.3. Cyclone® V器件中的I/O标准支持
5.4. Cyclone® V器件的I/O设计指南
5.5. Cyclone® V器件中I/O Bank的位置
5.6. Cyclone® V器件中的I/O Bank组
5.7. Cyclone® V器件中的I/O单元结构
5.8. Cyclone® V器件中的可编程IOE特性
5.9. Cyclone® V器件中的片上I/O匹配
5.10. Cyclone® V器件的外部I/O匹配
5.11. 专用高速电路
5.12. Cyclone® V器件中的差分发送器
5.13. Cyclone® V器件中的差分接收器
5.14. 源同步时序预算
5.15. Cyclone® V器件中的I/O特性修订历史
仅对英特尔可见 — GUID: sam1403477053325
Ixiasoft
4.1.4.1. 全局时钟域(Entire Device Clock Region)
全局时钟域是由一个源驱动GCLK网络中的一个信号并布线到整个器件而形成。该源未必是时钟信号。与其它时钟域相比,此时钟域具有最大插入延迟,但允许信号到达器件中每一个目的地。对于布线全局复位和清零信号,或者在整个器件中进行信号布线来说,这是一个很好的选择。