仅对英特尔可见 — GUID: sam1403476882519
Ixiasoft
5.1. Cyclone® V器件中每个封装的I/O资源
5.2. Cyclone® V器件的I/O纵向移植
5.3. Cyclone® V器件中的I/O标准支持
5.4. Cyclone® V器件的I/O设计指南
5.5. Cyclone® V器件中I/O Bank的位置
5.6. Cyclone® V器件中的I/O Bank组
5.7. Cyclone® V器件中的I/O单元结构
5.8. Cyclone® V器件中的可编程IOE特性
5.9. Cyclone® V器件中的片上I/O匹配
5.10. Cyclone® V器件的外部I/O匹配
5.11. 专用高速电路
5.12. Cyclone® V器件中的差分发送器
5.13. Cyclone® V器件中的差分接收器
5.14. 源同步时序预算
5.15. Cyclone® V器件中的I/O特性修订历史
仅对英特尔可见 — GUID: sam1403476882519
Ixiasoft
3.6.5.1. 18-Bit脉动FIR模式
18-bit脉动FIR模式中,加法器配置成双44-bit加法器,因此使用18-bit操作(36-bit乘积)时会提供8位成本(overhead)。从而支持总共256个乘法器乘积。
图 33. Cyclone® V 器件的18-Bit脉动FIR模式